【技术实现步骤摘要】
—种带自动修复功能的检波电路
本技术涉及射频通信
,尤其涉及一种适用于对可靠性要求较高的射频电路中的带自动修复功能的检波电路。
技术介绍
信号功率下降是微波设备在工作中最为常见的故障现象之一,此故障的原因有虚焊、短路、器件失效等多种可能,但是表现出来的现象一致,均导致最终输出功率下降。以国内的工艺技术现状来看,很难依靠装配调试等手段来避免此类故障。
技术实现思路
针对上述问题, 申请人:经过研究改进,提供一种带自动修复功能的检波电路,以减少射频电路故障发生率。 本技术的技术方案如下: 一种带自动修复功能的检波电路,包括放大器、耦合器、检波器、比较器组、??以以及数控衰减器;数控衰减器的输入端连接射频放大电路的输出端,数控衰减器的输出端连接放大器的输入端,放大器的输出端连接I禹合器的输入端,I禹合器的输出端连接检波器的输入端,检波器的输出端连接比较器组中各比较器的一个输入端,比较器组中各比较器的另一个输入端连接参考电压,比较器组中各比较器的输出端连接以,的输出端连接数控衰减器。 所述数控衰减器的最大衰减值为30(18,步进为0.5(18。 所述放大器的增益为30(18。 所述比较器组包括6个比较器,6个比较器的参考电压分别对应射频信号下降5(18,10(18,15(18,20(18,25(18,30(18 后的检波电压。 本技术的有益技术效果是: 一、本技术从射频通道末端耦合一路信号进行检波,检波得到的电压与一组比较器进行比较,得出的结果发送给??以,控制数控衰减器。若信号功率下降,则自动减小数控衰减器衰减值 ...
【技术保护点】
一种带自动修复功能的检波电路,其特征在于:包括放大器(1)、耦合器(2)、检波器(3)、比较器组(4)、FPGA(5)以及数控衰减器(6);数控衰减器(6)的输入端连接射频放大电路的输出端,数控衰减器(6)的输出端连接放大器(1)的输入端,放大器(1)的输出端连接耦合器(2)的输入端,耦合器(2)的输出端连接检波器(3)的输入端,检波器(3)的输出端连接比较器组(4)中各比较器的一个输入端,比较器组(4)中各比较器的另一个输入端连接参考电压,比较器组(4)中各比较器的输出端连接FPGA(5),FPGA(5)的输出端连接数控衰减器(6)。
【技术特征摘要】
1.一种带自动修复功能的检波电路,其特征在于:包括放大器(I)、耦合器(2)、检波器(3)、比较器组(4)、FPGA (5)以及数控衰减器(6);数控衰减器(6)的输入端连接射频放大电路的输出端,数控衰减器(6)的输出端连接放大器(I)的输入端,放大器(I)的输出端连接耦合器(2)的输入端,耦合器(2)的输出端连接检波器(3)的输入端,检波器(3)的输出端连接比较器组(4)中各比较器的一个输入端,比较器组(4)中各比较器的另一个输入端连接参考电压,比较器组(4)中各比较器的输出端...
【专利技术属性】
技术研发人员:宋剑威,夏永彬,
申请(专利权)人:无锡华测电子系统有限公司,
类型:新型
国别省市:江苏;32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。