低压差线性稳压器制造技术

技术编号:10345697 阅读:133 留言:0更新日期:2014-08-21 20:46
公开了一种低压差线性稳压器,包括:主电流路径,包括由相反导电类型的第一晶体管和第二晶体管构成的级联结构,该主电流路径的一端作为输入端,另一端作为输出端;采样电阻网络,连接在输出端和地之间,用于提供输出电压的采样电压;电荷泵,用于产生第一栅极电压,并且将第一栅极电压提供给第一晶体管的栅极;以及运算放大器,用于根据采样电压和参考电压产生第二栅极电压,并且将第二栅极电压提供给第二晶体管的栅极,其特征在于,所述低压差线性稳压器还包括箝位电路,所述箝位电路连接在电荷泵的输出端与运算放大器的供电端之间,用于将第一栅极电压与运算放大器的供电电压之间的电压差维持为恒定值。该低压差线性稳压器可以提高电源抑制比并且改善可靠性。(*该技术在2024年保护过期,可自由使用*)

【技术实现步骤摘要】
低压差线性稳压器
本技术涉及线性稳压器,更具体地,涉及低压差线性稳压器。
技术介绍
低压差线性稳压器(low dropout regulator,缩写为LD0)可以提供与电源及环境温度无关的输出电压,具有一定的负载能力,已经广泛地应用于各种功率芯片中。相对于传统的线性稳压器,LDO允许输入端和输出端之间的电压差较小。例如,LDO的输入端电压可以仅比输出端电压高1.7V,或者更小。LDO的一个重要参数是电源抑制比(Power Supply Rejection Ratio,缩写为PSRR),即输入端电压变化与输出端电压变化的比值。如果电源抑制比较大,则LDO在电源环境较差的情形下也能够提供稳定的输出端电压。例如,在LDO用于驱动电动机时,电动机将产生低频噪声和高频噪声。电动机在工作时产生非常大的电流毛刺,进而很容易引起电源毛刺。在现有的LDO中已经提出许多提高电源抑制比的方法,主要用于抑制低频电源噪声。然而,现有的LDO还是可能受到高频电源噪声的不利影响。尖电源毛刺导致LDO输出端电压的波动。结果,LDO的电源抑制比仍然不佳。因此,期望LDO具有高电源抑制比,以抑制尖电源毛刺对L本文档来自技高网...

【技术保护点】
一种低压差线性稳压器,包括:主电流路径,包括由相反导电类型的第一晶体管和第二晶体管构成的级联结构,该主电流路径的一端作为输入端,另一端作为输出端;采样电阻网络,连接在输出端和地之间,用于提供输出电压的采样电压;电荷泵,用于产生第一栅极电压,并且将第一栅极电压提供给第一晶体管的栅极;以及运算放大器,用于根据采样电压和参考电压产生第二栅极电压,并且将第二栅极电压提供给第二晶体管的栅极,其特征在于,所述低压差线性稳压器还包括箝位电路,所述箝位电路连接在电荷泵的输出端与运算放大器的供电端之间,用于将第一栅极电压与运算放大器的供电电压之间的电压差维持为恒定值。

【技术特征摘要】
1.一种低压差线性稳压器,包括: 主电流路径,包括由相反导电类型的第一晶体管和第二晶体管构成的级联结构,该主电流路径的一端作为输入端,另一端作为输出端; 采样电阻网络,连接在输出端和地之间,用于提供输出电压的采样电压; 电荷泵,用于产生第一栅极电压,并且将第一栅极电压提供给第一晶体管的栅极;以及 运算放大器,用于根据采样电压和参考电压产生第二栅极电压,并且将第二栅极电压提供给第二晶体管的栅极, 其特征在于,所述低压差线性稳压器还包括箝位电路,所述箝位电路连接在电荷泵的输出端与运算放大器的供电端之间,用于将第一栅极电压与运算放大器的供电电压之间的电压差维持为恒定值。2.根据权利要求1所述的低压差线性稳压器,其特征在于,所述恒定值为第一晶体管和第二晶体管的阈值电压之和。3.根据权利要求1所述的低压差线性稳压器,其特征在于,还包括用于给运算放大器提供电源电压的偏置电路,该偏置电路产生的电源电压与输入端电压弱相关。4.根据权利要求3所述的低压差线性稳压器,其特征在于,所述偏置电路包括:依次串联连接在输入端和地之间的电流源以及相同导电类型的第三晶体管和第四晶体管,其中在电流源和第三晶体管的中间节点提供电源电压。5.根据权利要求4所述的低压差线性稳压器,其特征在于,所述第三晶体管和所述第四晶体管中的每一个的栅极与其各自的漏极短接。6.根据权利要求1所述的低压差线性稳压器,其特征在于,所述箝位电路包括第五晶体管,所述第五晶体管的栅极与其漏极短接。7.根据权利要求6所述的低压差线性稳压...

【专利技术属性】
技术研发人员:郑烷胡铁刚
申请(专利权)人:杭州士兰微电子股份有限公司
类型:新型
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1