倍频器以及信号倍频方法技术

技术编号:10220933 阅读:218 留言:0更新日期:2014-07-16 21:08
本发明专利技术涉及一种倍频器以及信号倍频方法。本发明专利技术的倍频器,包含:一第一阻抗模块,一第二阻抗模块,一第一路径以及一第二路径。第一路径导通时,第一阻抗模块产生一第一输出信号且第二阻抗模块产生一第二输出信号。第二路径导通时,第一阻抗模块产生一第三输出信号且第二阻抗模块产生一第四输出信号。第一路径与第二路径不同时导通,且第一、第三输出信号组出的一第一合成信号的频率以及第二、第四输出信号组出的一第二合成信号的频率为输入信号频率的N倍,其中N为一正有理数。

【技术实现步骤摘要】
倍频器以及信号倍频方法
本专利技术有关于具有倍频器以及信号倍频方法,特别有关于可降低电能消耗的倍频器以及信号倍频方法。
技术介绍
已知技术中,通常会以一倍频器来使一信号的频率增加。然而,倍频器通常仅产生单一输出信号,若欲产生差动信号,则须额外增加电路。因此不仅会增加电能的消耗,亦增加了电路的面积。
技术实现思路
因此,本专利技术的一个目的为提供一种不使用额外的电路仍可产生差动信号的倍频器。本专利技术的另一目的为提供一种不使用额外的电路仍可产生差动信号的信号倍频方法。本专利技术一实施例揭示了一种倍频器,包含:一第一输出端;一第二输出端;一第一阻抗模块,其一端耦接一第一预定电位,另一端耦接至该第一输出端;一第二阻抗模块,其一端耦接一第二预定电位,另一端耦接至该第二输出端;一第一路径,耦接于该第一输出端和该第二输出端之间;以及一第二路径,耦接于该第一输出端和该第二输出端之间;其中该第一路径以及该第二路径分别接收一输入信号以及一反相输入信号,该反相输入信号的相位和该输入信号反相,该第一路径以及该第二路径由该输入信号以及该反相输入信号决定导通或不导通;该第一路径导通时,一第一电流自该第一阻抗模块流出并流经该第一路径以流入该第二阻抗模块,藉此该第一阻抗模块在该第一输出端产生一第一输出信号且该第二阻抗模块在该第二输出端产生一第二输出信号;其中该第二路径导通时,一第二电流自该第一阻抗模块流出并流经该第二路径并流入该第二阻抗模块,藉此该第一阻抗模块在该第一输出端产生一第三输出信号且该第二阻抗模块在该第二输出端产生一第四输出信号;其中该第一路径与该第二路径不同时导通,且该第一输出信号与该第三输出信号组出的一第一合成信号的频率以及第二输出信号与该第四输出信号组出的一第二合成信号的频率为该输入信号频率的N倍,其中N为一正有理数。本专利技术一实施例揭示了一种信号倍频方法,使用在一倍频器上。此倍频器包含一第一路径、一第二路径、一第一阻抗模块以及一第二阻抗模块,此信号倍频方法包含:以该第一路径以及该第二路径分别接收一输入信号以及一反相输入信号,该反相输入信号的相位和该输入信号反相,该第一路径以及该第二路径由该输入信号以及该反相输入信号决定导通或不导通;使一第一电流在该第一路径导通时自该第一阻抗模块流出并流经该第一路径以流入该第二阻抗模块,以使该第一阻抗模块在该第一输出端产生一第一输出信号且使该第二阻抗模块在该第二输出端产生一第二输出信号;使一第二电流在该第二路径导通时自该第一阻抗模块流出并流经该第一路径以流入该第二阻抗模块,以使该第一阻抗模块在该第一输出端产生一第三输出信号且使该第二阻抗模块在该第二输出端产生一第四输出信号;以该第一输出信号以及该第三输出信号合成出一第一合成信号;以及以该第二输出信号以及该第四输出信号合成出一第二合成信号;其中该第一路径与该第二路径不同时导通,且该第一合成信号以及第二合成信号的频率为该输入信号频率的N倍,其中N为一正有理数。藉由前述的实施例,可以在不须额外电路的情况下,产生倍频后的差动信号,可降低电能消耗并减少电路面积。附图说明图1绘示了根据本专利技术一实施例的倍频器。图2绘示了图1所示的倍频器的详细电路的其中一例。图3绘示了图2所示的倍频器的电流以及各信号间关系的示意图。图4至图6绘示了图1所示的倍频器的详细电路的其他例子。图7绘示了根据本专利技术一实施例的信号倍频方法。主要元件符号说明100、400、500、600倍频器101第一路径103第二路径105第一阻抗模块107第二阻抗模块To1第一输出端To2第二输出端C、C1、C2电容L1、L2电感Ca1、Ca2可变电容N1第一NMOSFETN2第二NMOSFETP1第一PMOSFETP2第二PMOSFETT1N1、T1N2、T1P1、T1P2第一端T2N1、T2N2、T2P1、T2P2第二端TCN1、TCN2、TCP1、TCP2控制端Tc连接点具体实施方式图1绘示了根据本专利技术一实施例的倍频器100。如图1所示,倍频器100包含了一第一输出端To1、一第二输出端To2、一第一路径101、一第二路径103、一第一阻抗模块105以及一第二阻抗模块107。第一路径101和第二路径103均耦接于第一输出端To1和第二输出端To2之间。其中第一路径101以及第二路径103分别接收一输入信号Vin+以及一反相输入信号Vin-。反相输入信号Vin-的相位和输入信号Vin+反相,第一路径101以及第二路径103由输入信号Vin+以及反相输入信号Vin-决定导通或不导通。第一路径101导通时,一第一电流I1自第一阻抗模块101流出并流经第一路径101以流入第二阻抗模块107,藉此第一阻抗模块101在第一输出端To1产生一第一输出信号Vo1且第二阻抗模块Vo2在第二输出端To2产生一第二输出信号Vo2。第二路径103导通时,一第二电流I2自第一阻抗模块105流出并流经第二路径103并流入第二阻抗模块107,藉此第一阻抗模块105在第一输出端To1产生一第三输出信号Vo3且第二阻抗模块103在第二输出端产To2产生一第四输出信号Vo4。第一输出信号Vo1与第三输出信号Vo3会合成出一第一合成信号Vc1,且第二输出信号Vo2与第四输出信号Vo4会合成出一第二合成信号Vc2。其中第一路径101与第二路径103不同时导通,且第一合成信号Vc1的频率以及第二合成信号Vc2的频率为输入信号Vin+或反相输入信号Vin-频率的N倍,其中N为一正有理数。图2绘示了图1所示的倍频器的详细电路的其中一例,但并非用以限定本专利技术。如图2所示,倍频器100的第一路径101包含了第一NMOSFET(Ntypemetal–oxide–semiconductorfield-effecttransistor)N1以及第一PNMOSFET(Ptypemetal–oxide–semiconductorfield-effecttransistor)P1。第二路径103包含了第二NMOSFETN2以及第二PMOSFETP2。第一阻抗模块105包含了电感L1以及可变电容Ca1,而第二阻抗模块107包含了电感L2以及可变电容Ca2。第一NMOSFETN1包含了第一端T1N1、第二端T2N1以及控制端TCN1。第一PMOSFETP1包含了第一端T1P1、第二端T2P1以及控制端TCP1。第二NMOSFETN2包含了第一端T1N2、第二端T2N2以及控制端TCN2。第二PMOSFETP2包含了第一端T1P2、第二端T2P2以及控制端TCP2。各元件间的连接关系已详细绘示于第2图,故在此不再赘述。请留意NMOSFET以及PMOSFET亦可由其他类型的晶体管所代替。图3绘示了图2所示的倍频器的电流以及各信号间关系的示意图,请交互参照图2和图3以了解图2所示的倍频器的作动方式。第一路径101的第一NMOSFETN1的控制端TCN1以及第一PMOSFETP1的控制端TCP1分别接收输入信号Vin+以及反相输入信号Vin-。因此第一路径101会在输入信号Vin+为高电平且反相输入信号Vin-为低电平时导通(图3中的周期T1以及T3)。第二路径103的第二NMOSFETN2的控制端TCN2以及第二PMOSFETP2的控制端TCP2分别接收反相输入本文档来自技高网...
倍频器以及信号倍频方法

【技术保护点】
一种倍频器,包含:一第一输出端;一第二输出端;一第一阻抗模块,其一端耦接一第一预定电位,另一端耦接至该第一输出端;一第二阻抗模块,其一端耦接一第二预定电位,另一端耦接至该第二输出端;一第一路径,耦接于该第一输出端和该第二输出端之间;以及一第二路径,耦接于该第一输出端和该第二输出端之间;其中该第一路径以及该第二路径分别接收一输入信号以及一反相输入信号,该反相输入信号的相位和该输入信号反相,该第一路径以及该第二路径由该输入信号以及该反相输入信号决定导通或不导通;当该第一路径导通时,一第一电流自该第一阻抗模块流出并流经该第一路径以流入该第二阻抗模块,藉此该第一阻抗模块在该第一输出端产生一第一输出信号且该第二阻抗模块在该第二输出端产生一第二输出信号;当该第二路径导通时,一第二电流自该第一阻抗模块流出并流经该第二路径并流入该第二阻抗模块,藉此该第一阻抗模块在该第一输出端产生一第三输出信号且该第二阻抗模块在该第二输出端产生一第四输出信号;其中该第一路径与该第二路径不同时导通,且该第一输出信号与该第三输出信号合成出的一第一合成信号的频率以及第二输出信号与该第四输出信号合成出的一第二合成信号的频率为该输入信号的频率的N倍,其中N为一正有理数。...

【技术特征摘要】
1.一种倍频器,包含:一第一输出端;一第二输出端;一第一阻抗模块,其一端耦接一第一预定电位,另一端耦接至该第一输出端;一第二阻抗模块,其一端耦接一第二预定电位,另一端耦接至该第二输出端;一第一路径,耦接于该第一输出端和该第二输出端之间;以及一第二路径,耦接于该第一输出端和该第二输出端之间;其中该第一路径以及该第二路径分别接收一输入信号以及一反相输入信号,该反相输入信号的相位和该输入信号反相,该第一路径以及该第二路径由该输入信号以及该反相输入信号决定导通或不导通;当该第一路径导通时,一第一电流自该第一阻抗模块流出并流经该第一路径以流入该第二阻抗模块,藉此该第一阻抗模块在该第一输出端产生一第一输出信号且该第二阻抗模块在该第二输出端产生一第二输出信号;当该第二路径导通时,一第二电流自该第一阻抗模块流出并流经该第二路径并流入该第二阻抗模块,藉此该第一阻抗模块在该第一输出端产生一第三输出信号且该第二阻抗模块在该第二输出端产生一第四输出信号;其中该第一路径与该第二路径不同时导通,且该第一输出信号与该第三输出信号合成出的一第一合成信号的频率以及第二输出信号与该第四输出信号合成出的一第二合成信号的频率为该输入信号的频率的N倍,其中N为一正有理数;所述倍频器还包含:一第一电容,一端耦接于该第一路径,另一端耦接一地电位;以及一第二电容,一端耦接于该第二路径,另一端耦接一地电位;或者所述倍频器还包含:一电容,一端耦接至该第一路径以及该第二路径,另一端耦接至一地电位。2.如权利要求1所述的倍频器,其特征在于,该第一路径包含:一...

【专利技术属性】
技术研发人员:朱书纬王耀祺
申请(专利权)人:晨星软件研发深圳有限公司晨星半导体股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1