包括电荷注入的传递差分串行信号的设备及方法技术

技术编号:10051206 阅读:163 留言:0更新日期:2014-05-15 22:33
本发明专利技术揭示设备及方法,包括一种包括具有电荷注入预加重的差分驱动器的设备。一个这样的设备包括预加重电路及输出级电路。所述预加重电路经配置以接收差分串行信号,且缓冲所述差分串行信号以提供经缓冲差分串行信号。所述输出级电路经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到差分通信路径上。所述预加重电路经配置以将电荷选择性地注入到所述差分通信路径上以辅助所述差分通信路径中的至少一者上的信号转变。本发明专利技术还揭示额外实施例。

【技术实现步骤摘要】
【国外来华专利技术】包括电荷注入的传递差分串行信号的设备及方法相关申请案交叉参考本申请案请求在2012年8月4日提出申请的美国申请案第13/198,490号的优先权权益,其全文以引用方式并入本文中。
本专利技术大体上涉及传递信号,尤其涉及(但不限于)包括电荷注入的传递差分串行信号。
技术介绍
驱动器是用于集成电路(“IC”)之间或单个IC内的信号传递的电路。以举例方式而非限制方式,驱动器可用于传递信号,例如将数据信号发射到存储器及从存储器发射数据信号,或将控制信号发射到存储器控制器及从存储器控制器发射控制信号。“差分”输出驱动器实质上同时接收两个输入信号且实质上同时产生两个输出信号。通常通过所述两个输出信号之间的电位差来传送信息。一个输出信号通常具有实质上等于第一供应电压(例如,VCC)的电位且另一输出信号通常具有实质上等于第二供应电压(例如,VSS,其可为(举例来说)负电压或接地)的电位。此些信号对称作差分信号。差分输出驱动器对于噪声及抖动是相对免疫的,因为影响一个输出信号的电压的任何噪声或抖动将通常以实质上相同的方式影响另一输出信号的电压。串行化器/解串行化器(SerDes)的串行化功能将并行信号(例如,数据信号)转换成串行信号(例如,准备发射串行数据),且SerDes的解串行化功能将所接收串行信号转换成并行信号。SerDes可采取宽位宽并行总线且输出以比并行总线高得多的频率速率切换的差分信号。信号经由高速串行通信路径而非较慢并行通信路径的传递(例如,发射)实现大量的数据点对点的移动,同时减小复杂性、成本、电力及空间需求。因此,SerDes可实现高数据吞吐量,同时减小电力需求及集成电路面积。
技术实现思路
本专利技术的一实施例的一种设备包含:预加重电路,其经配置以接收差分串行信号,且缓冲所述差分串行信号以提供经缓冲差分串行信号;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到差分通信路径上,其中所述预加重电路经配置以将电荷选择性地注入到所述通信路径上以辅助所述通信路径中的至少一者上的信号转变;及端接电路,其耦合到所述通信路径,其中所述端接电路经配置以提供到共模节点的差分端接,所述端接电路包括:晶体管堆叠,其连接在VDD节点与VSS节点之间,以确定在所述VDD节点上的VDD电位和所述VSS节点上的VSS电位之间的所述共模节点上的共模电位;第一电阻,其在所述差分通信路径中的第一者与所述共模节点之间,并与所述差分通信路径中的第一者和所述共模节点二者直接连接;及第二电阻,其在所述差分通信路径中的第二者与所述共模节点之间,并与所述差分通信路径中的第二者以及所述共模节点直接连接。本专利技术的一实施例的一种设备包含:预加重电路,其经配置以接收差分串行信号,且缓冲所述差分串行信号以提供经缓冲差分串行信号;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到差分通信路径上,其中所述预加重电路经配置以将电荷选择性地注入到所述通信路径上以辅助所述通信路径中的至少一者上的信号转变,其中:所述经缓冲差分串行信号包含第一及第二信号;且所述预加重电路包含升压电路,其中所述升压电路包含:升压上拉电路及升压下拉电路,其中所述升压上拉电路及所述升压下拉电路中的每一者经配置以接收所述第一信号;及耦合于所述升压上拉电路与升压输出之间的第一掺杂类型的切换晶体管,及耦合于所述升压下拉电路与所述升压输出之间的第二掺杂类型的切换晶体管,其中所述切换晶体管中的每一者具有经配置以接收所述第二信号的栅极。本专利技术的一实施例的一种设备包含:串行化器,其经配置以接收并行信号且将所述并行信号转换成差分串行信号;预加重电路,其包括:缓冲器,其经配置以接收所述差分串行信号且提供经缓冲差分串行信号;及升压电路,其经配置以接收所述经缓冲差分串行信号且将电荷选择性地注入到一对差分通信路径中的相应一者上以辅助所述对差分通信路径中的所述相应一者上的信号转变;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到所述差分通信路径上;及端接电路,所述端接电路包括:晶体管堆叠,其用以提供共模节点,其中所述晶体管堆叠连接在VDD节点与VSS节点之间,以确定在所述VDD节点上的VDD电位和所述VSS节点上的VSS电位之间的所述共模节点上的共模电位;第一电阻,其在所述差分通信路径中的第一者与所述共模节点之间;及第二电阻,其在所述差分通信路径中的第二者与所述共模节点之间。本专利技术的一实施例的一种设备包含:串行化器,其经配置以接收并行信号且将所述并行信号转换成差分串行信号;预加重电路,其包括:缓冲器,其经配置以接收所述差分串行信号且提供经缓冲差分串行信号;及升压电路,其经配置以接收所述经缓冲差分串行信号且将电荷选择性地注入到一对差分通信路径中的相应一者上以辅助所述对差分通信路径中的所述相应一者上的信号转变;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到所述差分通信路径上,其中:经配置以提供经缓冲差分信号的所述缓冲器包含经配置以提供第一及第二信号的交叉耦合反相器;且所述升压电路包含:耦合到升压输出的第一掺杂类型的第一切换晶体管,及耦合到所述升压输出的第二掺杂类型的第二切换晶体管;升压上拉电路,其耦合到所述第一切换晶体管,其中所述升压上拉电路及所述第一切换晶体管经配置以协作从而响应于所述升压输出上的输出信号转变为高电位而将电荷注入到所述升压输出上;及升压下拉电路,其耦合到所述第二切换晶体管,其中所述升压下拉电路及所述第二切换晶体管经配置以协作从而响应于所述升压输出上的所述输出信号转变为低电位而从所述升压输出移除电荷,其中所述升压上拉电路及所述升压下拉电路中的每一者经配置以接收所述第一信号,且其中所述切换晶体管中的每一者具有经配置以接收所述第二信号的相应栅极。本专利技术的一实施例的一种设备包含:预加重电路,其包括:缓冲器,其经配置以接收差分串行信号且在第一及第二输出处提供经缓冲差分串行信号;一组升压电路,其经配置以接收所述经缓冲差分串行信号且将电荷选择性地注入到差分通信路径上以辅助所述差分通信路径上的信号转变,其中每一组包括第一升压电路及第二升压电路,其中每一升压电路包括第一输入、第二输入、启用输入及升压输出,其中对于所述第一升压电路,所述第一输入耦合到所述缓冲器的所述第一输出,所述第二输入耦合到所述缓冲器的所述第二输出,且所述升压输出耦合到所述差分通信路径中的第二者,且其中对于所述第二升压电路,所述第一输入耦合到所述缓冲器的所述第二输出,所述第二输入耦合到所述缓冲器的所述第一输出,且所述升压输出耦合到所述差分通信路径中的第一者;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到所述差分通信路径上。本专利技术的一实施例的一种设备包含:预加重电路,其经配置以接收差分串行信号,且缓冲所述差分串行信号以提供经缓冲差分串行信号,所述预加重电路经配置以接收所述经缓冲差分串行信号且将电荷选择性地注入到差分通信路径上以辅助所述差分通信路径上的信号转变;输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分信号驱动到所述差分通信路径上;及端接电路,所述端接电路包括:晶体管本文档来自技高网
...
包括电荷注入的传递差分串行信号的设备及方法

【技术保护点】
一种设备,其包含:预加重电路,其经配置以接收差分串行信号,且缓冲所述差分串行信号以提供经缓冲差分串行信号;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到差分通信路径上,其中所述预加重电路经配置以将电荷选择性地注入到所述通信路径上以辅助所述通信路径中的至少一者上的信号转变。

【技术特征摘要】
【国外来华专利技术】2011.08.04 US 13/198,4901.一种用于传递差分串行信号的设备,其包含:预加重电路,其经配置以接收差分串行信号,且缓冲所述差分串行信号以提供经缓冲差分串行信号;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到差分通信路径上,其中所述预加重电路经配置以将电荷选择性地注入到所述通信路径上以辅助所述通信路径中的至少一者上的信号转变;及端接电路,其耦合到所述通信路径,其中所述端接电路经配置以提供到共模节点的差分端接,所述端接电路包括:晶体管堆叠,其连接在VDD节点与VSS节点之间,以确定在所述VDD节点上的VDD电位和所述VSS节点上的VSS电位之间的所述共模节点上的共模电位;第一电阻,其在所述差分通信路径中的第一者与所述共模节点之间,并与所述差分通信路径中的第一者以及所述共模节点直接连接;及第二电阻,其在所述差分通信路径中的第二者与所述共模节点之间,并与所述差分通信路径中的第二者以及和所述共模节点二者直接连接。2.根据权利要求1所述的设备,其中所述端接电路包括在所述通信路径中的一者与所述共模节点之间的100欧姆电阻,且包括在所述通信路径中的另一者与所述共模节点之间的另一100欧姆电阻。3.一种用于传递差分串行信号的设备,其包含:预加重电路,其经配置以接收差分串行信号,且缓冲所述差分串行信号以提供经缓冲差分串行信号;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到差分通信路径上,其中所述预加重电路经配置以将电荷选择性地注入到所述通信路径上以辅助所述通信路径中的至少一者上的信号转变,其中:所述经缓冲差分串行信号包含第一信号及第二信号;且所述预加重电路包含升压电路,其中所述升压电路包含:升压上拉电路及升压下拉电路,其中所述升压上拉电路及所述升压下拉电路中的每一者经配置以接收所述第一信号;及耦合于所述升压上拉电路与升压输出之间的第一掺杂类型的切换晶体管,及耦合于所述升压下拉电路与所述升压输出之间的第二掺杂类型的切换晶体管,其中所述切换晶体管中的每一者具有经配置以接收所述第二信号的栅极。4.根据权利要求3所述的设备,其中所述升压上拉电路及所述切换晶体管中的一个切换晶体管经配置以协作从而响应于所述升压输出上的输出信号转变为高电位而将电荷注入到所述升压输出上。5.根据权利要求3所述的设备,其中所述升压下拉电路及所述切换晶体管中的一个切换晶体管经配置以协作从而响应于所述升压输出上的输出信号转变为低电位而从所述升压输出移除电荷。6.一种用于传递差分串行信号的设备,其包含:串行化器,其经配置以接收并行信号且将所述并行信号转换成差分串行信号;预加重电路,其包括:缓冲器,其经配置以接收所述差分串行信号且提供经缓冲差分串行信号;及升压电路,其经配置以接收所述经缓冲差分串行信号且将电荷选择性地注入到一对差分通信路径中的相应一者上以辅助所述对差分通信路径中的所述相应一者上的信号转变;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到所述差分通信路径上;及端接电路,所述端接电路包括:晶体管堆叠,其用以提供共模节点,其中所述晶体管堆叠连接在VDD节点与VSS节点之间,以确定在所述VDD节点上的VDD电位和所述VSS节点上的VSS电位之间的所述共模节点上的共模电位;第一电阻,其在所述差分通信路径中的第一者与所述共模节点之间;及第二电阻,其在所述差分通信路径中的第二者与所述共模节点之间。7.一种用于传递差分串行信号的设备,其包含:串行化器,其经配置以接收并行信号且将所述并行信号转换成差分串行信号;预加重电路,其包括:缓冲器,其经配置以接收所述差分串行信号且提供经缓冲差分串行信号;及升压电路,其经配置以接收所述经缓冲差分串行信号且将电荷选择性地注入到一对差分通信路径中的相应一者上以辅助所述对差分通信路径中的相应一者上的信号转变;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到所述差分通信路径上,其中:经配置以提供经缓冲差分信号的所述缓冲器包含经配置以提供第一信号及第二信号的交叉耦合反相器;且所述升压电路包含:耦合到升压输出的第一掺杂类型的第一切换晶体管,及耦合到所述升压输出的第二掺杂类型的第二切换晶体管;升压上拉电路,其耦合到所述第一切换晶体管,其中所述升压上拉电路及所述第一切换晶体管经配置以协作从而响应于所述升压输出上的输出信号转变为高电位而将电荷注入到所述升压输出上;及升压下拉电路,其耦合到所述第二切换晶体管,其中所述升压下拉电路及所述第二切换晶体管经配置以协作从而响应于所述升压输出上的所述输出信号转变为低电位而从所述升压输出移除电荷,其中所述升压上拉电路及所述升压下拉电路中的每一者经配置以接收所述第一信号,且其中所述切换晶体管中的每一者具有经配置以接收所述第二信号的相应栅极。8.根据权利要求7所述的设备,其中所述升压上拉电路包括预充电装置,所述预充电装置包括耦合到上拉电容的上拉晶体管,所述上拉晶体管具有经配置以接收所述第一信号的栅极,其中所述上拉电容、所述上拉晶体管及所述第一切换晶体管经配置以协作从而响应于所述第一信号及所述输出信号处于低电位而将电荷存储于所述上拉电容上,且响应于所述第一信号及所述输出信号转变为高电位而将电荷从所述上拉电容放出到所述升压输出。9.根据权利要求7所述的设备,其中所述升压下拉电路包括预充电装置,所述预充电装置包括耦合到下拉电容的下拉晶体管,所述下拉晶体管具有经配置以接收所述第一信号的栅极,其中所述下拉电容、所述下拉晶体管及所述第二切换晶体管经配置以协作从而响应于所述第一信号及所述输出信号处于高电位而将电荷存储于所述下拉电容上,且响应于所述第一信号及所述输出信号转变为低电位而从所述升压输出放出电荷。10.一种用于传递差分串行信号的设备,其包含:预加重电路,其包括:缓冲器,其经配置以接收差分串行信号且在第一及第二输出处提供经缓冲差分串行信号;一组升压电路,其经配置以接收所述经缓冲差分串行信号且将电荷选择性地注入到差分通信路径上以辅助所述差分通信路径上的信号转变,其中每一组包括第一升压电路及第二升压电路,其中每一升压电路包括第一输入、第二输入、启用输入及升压输出,其中对于所述第一升压电路,所述第一输入耦合到所述缓冲器的所述第一输出,所述第二输入耦合到所述缓冲器的所述第二输出,且所述升压输出耦合到所述差分通信路径中的第二者,且其中对于所述第二升压电路,所述第一输入耦合到所述缓冲器的所述第二输出,所述第二输入耦合到所述缓冲器的所述第一输出,且所述升压输出耦合到所述差分通信路径中的第一者;及输出级电路,其经配置以接收所述经缓冲差分串行信号且将所述经缓冲差分串行信号驱动到所述差分通信路径上。11.根据权利要求10所述的设备,其中每一升压电路进一步包括:升压上拉电路,其耦合到所述第二输入;升压下拉电路,其耦合到所述第二输入;及耦合于所述升压上拉电路与所述升压输出之间的p型晶体管,及耦合于所述升压下拉电路...

【专利技术属性】
技术研发人员:格雷戈里·金
申请(专利权)人:美光科技公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1