无锡先进技术研究院专利技术

无锡先进技术研究院共有100项专利

  • 本发明公开一种申威平台固件在线更新工具的构建方法,包括将用户态程序通过静态链接方式封装为可执行二进制文件得到构建flash读工具和flash写工具,所述flash读工具和flash写工具封装位于申威平台的应用层,用于对硬件层的任意存储芯...
  • 本发明公开了一种双写回嵌入式标量处理器微架构,属于嵌入式标量处理器技术领域,包括仲裁部件:仲裁流入流水线的程序计数器值;取指部件:获取指令数据;译码部件:当指令为访存指令时,获取访存操作码和访存操作数,当指令为非访存指令时,获取非访存操...
  • 本发明公开一种基于中断Descriptor的PCIe设备中断虚拟化方法,属于虚拟化领域,包括:利用虚拟机软件将中断重映射表和中断Descriptor预先存储至系统内存中;根据PCIe设备发送的PCIe设备中断包中的虚拟标志判断相应中断是...
  • 本发明提供了一种大数基础四则运算的优化方法,属于计算机技术领域。方法包括:识别两个待运算数据的数位长度,结合运算类型获得各运算类型下的数据参考长度;响应于数据参考长度小于64位,将数据地址属性处理至满足标量访存指令的自然对界属性,通过标...
  • 本发明公开了一种基于CXL协议的PCIe接口与直连接口复用通信方法及系统,所述方法包括:读取工作模式选择寄存器的值;响应于所述工作模式选择寄存器的值指示为PCIe接口模式,退出复位状态后进入PCIe接口模式,通过外接PCIe设备进行通信...
  • 本发明公开了一种在Kubernetes集群内的跨节点RDMA高性能通信的方法,属于计算网络技术领域,所述方法包括:根据预先确定的Master服务器的个数和Node子节点的个数,搭建Kubernetes集群系统;根据目标CPU架构,使用R...
  • 本发明公开一种数据处理平台加密算法的优化方法、装置和存储介质,该方法,包括:分析数据处理平台、SIMD指令集和AES加密算法的特性,根据分析结果确定优化AES加密算法中的S盒查找;获取初始数据,预处理初始数据和S盒查找表;利用预处理的初...
  • 本发明提供了一种基于申威架构特权固件的虚拟机中断直接投递方法、设备及存储介质,属于虚拟机中断控制领域。方法包括:在中断源产生中断后,KVM获取中断的目标虚拟CPU和中断信息,并将中断信息登记到目标虚拟CPU的IRQS_PENDING,K...
  • 本发明公开了一种面向TLS应用的存算系统及加速方法,包括相互电性连接的寄存器控制模块、地址代换模块和数据处理引擎;所述寄存器控制模块用存储所述发送描述符的Head值和存储地址以及接收描述符的Tail值;所述地址代换模块IOMMU用于根据...
  • 本发明公开一种移植数学计算库的方法、装置和存储介质,该方法包括:确定移植目标和被移植的数学计算库,搭建移植所需的开发环境;移植目标为接收被移植数学计算库的载体;对需要移植的数学计算库的源码分析源码结构、指令集支持情况、编译方法和测试用例...
  • 本发明公开了计算机技术领域的一种面向申威架构的虚拟机CPU热插拔方法及电子设备,方法包括:解析输入的添加命令,获取申威架构的CPU参数,将所述CPU参数与所述QEMU说明文档中支持的CPU参数对齐,获得对齐后的CPU参数;控制所述KVM...
  • 本发明公开了一种基于性能分析工具PyTorch Profiler的AMD兼容性扩展方法,属于人工智能性能分析技术领域,所述AMD兼容性扩展方法包括:根据性能分析需求,对性能分析工具PyTorch Profiler中的性能分析库Kinet...
  • 本发明公开了芯片检测技术领域的一种芯片保护装置和方法,该装置包括控制模块、激励生成模块和检测模块;激励生成模块用于根据所述控制模块产生的随机数生成激励信号,并将激励信号分别传输至所述检测模块和芯片防护层的多条防护线路;检测模块用于根据控...
  • 本技术公开了一种双路服务器主板布局结构,包括申威64核处理器和申威ICH3套片,所述申威64核处理器与申威ICH3套片通过PCIe 3.0x8总线进行连接,申威64核处理器0与申威64核处理器1通过DLI总线进行连接;还包括与两个申威6...
  • 本发明公开了一种指令唤醒方法、装置及存储介质,所述方法包括将生产者指令的目的寄存器通过重命名之后获得的物理寄存器号作为索引,将该指令位于发射队列中的条目号作为装填内容,写入寄存器重命名表的PIE域;当消费者指令的操作数读取寄存器重命名表...
  • 本发明公开一种针对申威平台的软件包自动化构建方法、装置、设备及存储介质,自动化构建方法包括:根据获取的目标操作系统的所有源码包列表文件,在预搭建的自动化构建系统中批量发布软件包构建任务,得到目标操作系统的所有二进制软件包;其中,所述自动...
  • 本发明公开了一种基于申威架构的线程并行程序性能分析方法及系统,属于程序性能分析技术领域,方法包括在待分析的线程并行程序运行前在申威架构中加载性能监控库从而构建一层性能监控层,在所述性能监控层中测量线程并行程序运行时的性能数据;根据所述性...
  • 本发明提供了一种申威SIMD指令优化内存连续读写的方法,包括:响应于剩余数据长度不小于32字节且目标地址不满足32字节对界,执行前期普通指令访存程序;响应于剩余数据长度不小于32字节且目标地址满足32字节对界,执行SIMD指令访存程序;...
  • 本发明公开了一种虚拟机栈回溯方法、装置及存储介质,所述方法包括判断当前方法是否为本地方法;若当前方法是本地方法,则判断当前方法是否是在线程暂停时正在执行的方法;若当前方法是在线程暂停时正在执行的方法,则通过上下文信息直接从对应寄存器中获...
  • 本发明提供一种抗时钟攻击的随机时钟生成方法、系统、计算机设备、存储介质及程序产品,属于集成电路技术领域,其中方法包括在初始随机种子序列所有位的数值不均为零的情况下,判断初始工作模式和/或初始随机种子序列是否接收更新指令;如果接收更新指令...