辉达公司专利技术

辉达公司共有1707项专利

  • 本发明提供一种计算机系统,其包括一集成图形子系统及一用于附接一辅助图形子系统或一环回卡的图形连接器。一第一总线连接将数据自所述计算机系统传送至所述集成图形子系统。在一环回卡处于适当位置时,数据通过一第二数据总线连接自所述集成图形子系统传...
  • 本发明提供用于在一总线结构中避免死锁情况的电路、装置和方法。一个示范性实施例提供一种地址解码器,用于确定一所接收到的投递式请求是否为一对等请求。如果是,那么所述投递式请求作为一非投递式请求而发送。维持并不超过对待决非投递式请求的数目的限...
  • 本发明是关于一种计算机机箱,其具有气流以减少截留气阱的发生并增加来自所述机箱内组件的热传递。所述计算机机箱包括复数个腔,其中所述腔中的每一者被一分隔物分离。所述分隔物可操作以通过促使空气流过所述腔中的每一者来减少截留气阱的发生并增加来自...
  • 将多个线程划分成具有两个或两个以上线程的伙伴组,以使得每个线程被指定给其一个或一个以上伙伴线程。每个伙伴组中只有一个线程活动地执行指令,且这允许伙伴线程共用硬件资源,例如寄存器。当一活动线程遇到一交换事件(例如一交换指令)时,所述活动线...
  • 本发明揭示用于将功率管理功能集成到一数据路径控制器中以管理由处理器和外围装置消耗的功率的数据路径控制器、计算机装置以及设备和方法。通过将功率管理嵌入所述数据路径控制器内,所述数据路径控制器可有利地现场改变其准则,使得其可响应处理器和外围...
  • 一SIMD处理器高效利用其硬件资源来实现较高数据处理量。通过以数据处理侧的速率的一部分计时一SIMD处理器的指令处理侧和提供多个执行管线来扩展所述SIMD处理器的有效宽度,其中所述多个执行管线中的每一者具有多个数据路径。因而,当每个时钟...
  • 本发明揭示一种用于预测对存储器(112)的存取的系统、装置和方法。在一个实施例中,一示范性装置包含:一处理器(104),其经配置以执行程序指令和处理程序数据;一存储器(112),其包括所述程序指令和所述程序数据;和一存储器处理器。所述存...
  • 本发明揭示一种使用较低端口数存储器作为库来模拟一多端口存储器的设备及方法。分配存储器的一部分来存储与一线程相关联的数据。可将分配给一线程的所述存储器部分存储于单个库中或多个库中。当源操作数自一个或多个库输出时,一耦接至每一库的收集器单元...
  • 本发明揭示用于与数据选通信号相关地定位一个或一个以上数据信号中的转换的实施例。
  • 本发明提供用于在计算机系统中共享硬件资源的方法和系统,所述计算机系统运行至少一个具有多个线程的软件程序。在所述计算机系统内的数据结构中提供锁定指示器。接收由所述线程中被界定为请求线程的一个线程使用所述硬件资源的请求。基于所述锁定指示器,...
  • 本发明提供能够处理图形信息并将经处理的图形信息无线传输至监视器的电路、方法和设备(图1)。为实现高带宽,本发明一实施例提供一种包括多个RF发射器的图形处理器芯片,以便可使用多个无线信道的累加带宽来传输经处理的图形信息。这些发射器可使用一...
  • 本文阐述用于对两个处理器,例如对用于图形及/或视频处理的两个处理器进行负载均衡的方法、设备、装置及/或系统的实施例。
  • 本发明揭示自适应性地为存储器控制器接口控制1T和2T定时的电路、方法和设备。本发明的一个实施例提供第一存储器接口及额外存储器接口,其各具有若干地址和控制线。可单独启用和禁用冗余存储器接口的地址和控制线。如果启用所述额外接口中的线路,则该...
  • 本发明提供一种用于启用或禁用针对硬件电路的一个或一个以上部分的时钟的系统和方法,所述硬件电路例如为个人计算机的显示子系统。处理器向第一电路产生命令或数据,所述第一电路经配置以至少基于所述命令或数据来执行功能。时钟产生器选择性地向所述第一...
  • 本发明提供一种用于不同处理器上的软件组件的消息交换系统。第一组件尝试向写入寄存器加载消息指示符(或消息本身)会触发判断在共享存储器队列中是否存在空间。如果存在,则通过递增消息计数器、将所述消息/指示符写入到所述队列中由写入指示符指定的位...
  • 本发明的一个实施例陈述一种用于通过单个签名值来简明识别计算机系统的硬件配置的技术。此签名值是通过将特定硬件配置信息传递通过散列函数来计算的。所述硬件配置信息可尤其包括SMBIOS系统描述的选定元素以及PCI拓扑结构和PCI总线类型信息。
  • 提供了一种根据应用需求适配处理器功率消耗的方法。该方法起始于根据当前处理操作确定应用需求。然后确定与该应用需求相关的时间间隔。然后确定该应用需求的非必要功率消耗功能。然后对于该时间间隔减小非必要功率消耗功能的时钟频率。在一个实施方案中,...
  • 本发明揭示一种多用途功能单元,其可经配置以支持多种运算,包括乘法-加法及比较测试运算、以及其他整数及/或浮点算术运算、布尔运算、及格式转换运算。
  • 本发明提供一种总线接口控制器,其管理一组串行数据路线。所述总线接口控制器支持将一子组所述串行数据路线作为专用总线进行操作。
  • 一种定义并行处理操作的方法,所述方法包括:    提供第一程序代码,所述第一程序代码定义要针对协作的虚拟线程的阵列中的多个虚拟线程中的每一者执行的操作序列;    将所述第一程序代码编译成虚拟线程程序,所述虚拟线程程序定义要针对所述多个...