一种斩波器及其斩波电路的输出正常指示信号的生成电路制造技术

技术编号:21145605 阅读:28 留言:0更新日期:2019-05-18 06:31
本申请公开了一种斩波电路的输出正常指示信号的生成电路,包括输入电路和比例调节电路;输入电路的输入端与斩波电路的电压输出端连接,用于根据斩波电路的输出电压而生成跟随电压信号;比例调节电路的输入端与输入电路的输出端连接,用于对跟随电压信号进行比例调节,以便输出调节后的输出正常指示信号。本申请利用斩波电路的输出电压作为上拉电源,用以生成输出正常指示信号,不仅有效地保障了电源时序正确性,而且有效地降低了硬件成本并提高了适用性。本申请还公开了一种斩波器,同样具有上述有益效果。

【技术实现步骤摘要】
一种斩波器及其斩波电路的输出正常指示信号的生成电路
本申请涉及电源
,特别涉及一种斩波器及其斩波电路的输出正常指示信号的生成电路。
技术介绍
斩波电路即DC-DC变换电路是电子
中的常用电源电路。一般地,在斩波电路的实际应用中都会设置有输出正常指示信号即PGood(PowerGood)信号,用以标识斩波电路的电源输出是否正常。PGood信号的生成需要利用上拉电源和上拉电阻,在现有技术中,部分斩波电路本身会提供一个用作上拉电源的电源输出,对于没有提供上拉电源的斩波电路,现有技术中部分电路使用的额外设置的电源,这无疑增加了电路的复杂程度,也有部分电路将斩波电路的输入电源Vin作为上拉电源,但由此会使得生成的PGood信号在输入电源建立时随之出现一个高电平的脉冲尖刺(如图1中圆圈内所示),不符合电源上电的单调性要求,令PGood信号出现时序错误。其中,Enable为斩波电路的使能信号,Vout为斩波电路的输出电压信号。鉴于此,提供一种解决上述技术问题的方法是本领域技术人员所亟需关注的。
技术实现思路
本申请的目的在于提供一种斩波器及其斩波电路的输出正常指示信号的生成电路,以便在有效保障电路时序正确性的基础上,提高对斩波电路的普适性并降低电路的复杂程度。为解决上述技术问题,第一方面,本申请公开了一种斩波电路的输出正常指示信号的生成电路,包括输入电路和比例调节电路;所述输入电路的输入端与所述斩波电路的电压输出端连接,用于根据所述斩波电路的输出电压而生成跟随电压信号;所述比例调节电路的输入端与所述输入电路的输出端连接,用于对所述跟随电压信号进行比例调节,以便输出调节后的所述输出正常指示信号。可选地,所述输入电路具体为延迟输入电路,所述跟随电压信号具体为延迟跟随电压信号。可选地,所述延迟输入电路包括第一电阻和第一接地电容;所述第一电阻的第一端与所述斩波电路的所述电压输出端连接;所述第一电阻的第二端与所述第一接地电容连接,并作为所述延迟输入电路的输出端。可选地,所述斩波电路具体为DC-DC降压电路集成芯片。可选地,所述第一电阻的第二端与所述DC-DC降压电路集成芯片的电源输出指示信号端连接。可选地,所述比例调节电路包括依次连接的放大电路和电阻分压电路。可选地,所述放大电路包括第一三极管、第二三极管、第二电阻和第三电阻;所述第一三极管的基极作为所述放大电路的输入端,所述第一三极管的发射极接地,所述第一三极管的集电极与所述第二电阻的第一端连接;所述第二电阻的第二端、所述第三电阻的第一端均与所述第二三极管的基极连接;所述第三电阻的第二端、所述第二三极管的发射极均与所述斩波电路的输入电源连接;所述第二三极管的集电极作为所述放大电路的输出端。可选地,所述电阻分压电路包括串联的第四电阻和第五电阻;所述第四电阻的第一端作为所述电阻分压电路的输入端;所述第四电阻的第二端与所述第五电阻的第一端连接,并作为所述电阻分压电路的输出端;所述第五电阻的第二端接地。第二方面,本申请还提供了一种斩波器,包括斩波电路以及如上所述的任一种斩波电路的输出正常指示信号的生成电路。本申请所提供的斩波电路的输出正常指示信号的生成电路,包括输入电路和比例调节电路;所述输入电路的输入端与所述斩波电路的电压输出端连接,用于根据所述斩波电路的输出电压而生成跟随电压信号;所述比例调节电路的输入端与所述输入电路的输出端连接,用于对所述跟随电压信号进行比例调节,以便输出调节后的所述输出正常指示信号。可见,本申请利用斩波电路的输出电压作为上拉电源,用以生成输出正常指示信号,不仅有效地保障了电源时序正确性,而且电路结构简洁,无需增设额外电源,同时能够降低对斩波电路的多路电源输出要求,从而有效地降低了硬件成本并提高了适用性。本申请所提供的斩波器包括上述斩波电路的输出正常指示信号的生成电路,同样具有上述有益效果。附图说明为了更清楚地说明现有技术和本申请实施例中的技术方案,下面将对现有技术和本申请实施例描述中需要使用的附图作简要的介绍。当然,下面有关本申请实施例的附图描述的仅仅是本申请中的一部分实施例,对于本领域普通技术人员来说,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图,所获得的其他附图也属于本申请的保护范围。图1为现有技术中一种斩波电路的输出正常指示信号的波形图;图2为本申请所提供的一种斩波电路的输出正常指示信号的生成电路的结构示意图;图3为本申请所提供的一种DC-DC降压电路集成芯片的示意图。具体实施方式本申请的核心在于提供一种斩波器及其斩波电路的输出正常指示信号的生成电路,以便在有效保障电路时序正确性的基础上,提高对斩波电路的普适性并降低电路的复杂程度。为了对本申请实施例中的技术方案进行更加清楚、完整地描述,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行介绍。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。本申请实施例公开了一种斩波电路的输出正常指示信号PGood的生成电路,参照图2所示,该电路主要包括输入电路1和比例调节电路2;输入电路1的输入端与斩波电路的电压输出端连接,用于根据斩波电路的输出电压Vout而生成跟随电压信号Vout_fol;比例调节电路2的输入端与输入电路1的输出端连接,用于对跟随电压信号Vout_fol进行比例调节,以便输出调节后的输出正常指示信号PGood。具体地,输出正常指示信号PGood一般除了用于指示斩波电路的输出状态以外,还可能用于控制下一级的其他电路,例如用作为下一级电源的使能信号,实现多路电源的上电顺序控制,或者用于与一些检测电路连接等。因此,输出正常指示信号PGood的时序也较为重要。与现有技术中不同,本申请所提供的输出正常指示信号PGood的生成电路中所采用的上拉电源Vaux具体为斩波电路的输出电压Vout,而没有采用斩波电路的输入电压Vin等其他电源。由于斩波电路的输出电压Vout一定会晚于输入电压Vin建立,因此可有效得到的输出正常指示信号PGood保障不会出现电源时序问题。此外,由于输出电压Vout是每个斩波电路都会提供的,因此本申请的普适性较高,并且无需增设额外电源,有效地降低了电路复杂程度。所说的斩波电路具体可以为DC-DC降压电路,也可以为DC-DC升压电路。由于利用输入电路1根据输出电压Vout得到的跟随电压信号Vout_fol在电压数值上一般与后续电路不匹配,因此,本申请中还设置了比例调节电路2,用于将跟随电压信号Vout_fol的大小调节至合理的范围。本申请所提供的斩波电路的输出正常指示信号PGood的生成电路,包括输入电路1和比例调节电路2;输入电路1的输入端与斩波电路的电压输出端连接,用于根据斩波电路的输出电压Vout而生成跟随电压信号Vout_fol;比例调节电路2的输入端与输入电路1的输出端连接,用于对跟随电压信号Vout_fol进行比例调节,以便输出调节后的输出正常指示信号PGood。可见,本申请利用斩波电路的输出电压Vout作为上拉电源Vaux,用以生成输出正常指示信号PGood,不仅有效地保障了电源时序正确性,而且电本文档来自技高网...

【技术保护点】
1.一种斩波电路的输出正常指示信号的生成电路,其特征在于,包括输入电路和比例调节电路;所述输入电路的输入端与所述斩波电路的电压输出端连接,用于根据所述斩波电路的输出电压而生成跟随电压信号;所述比例调节电路的输入端与所述输入电路的输出端连接,用于对所述跟随电压信号进行比例调节,以便输出调节后的所述输出正常指示信号。

【技术特征摘要】
1.一种斩波电路的输出正常指示信号的生成电路,其特征在于,包括输入电路和比例调节电路;所述输入电路的输入端与所述斩波电路的电压输出端连接,用于根据所述斩波电路的输出电压而生成跟随电压信号;所述比例调节电路的输入端与所述输入电路的输出端连接,用于对所述跟随电压信号进行比例调节,以便输出调节后的所述输出正常指示信号。2.根据权利要求1所述的生成电路,其特征在于,所述输入电路具体为延迟输入电路,所述跟随电压信号具体为延迟跟随电压信号。3.根据权利要求2所述的生成电路,其特征在于,所述延迟输入电路包括第一电阻和第一接地电容;所述第一电阻的第一端与所述斩波电路的所述电压输出端连接;所述第一电阻的第二端与所述第一接地电容连接,并作为所述延迟输入电路的输出端。4.根据权利要求3所述的生成电路,其特征在于,所述斩波电路具体为DC-DC降压电路集成芯片。5.根据权利要求4所述的生成电路,其特征在于,所述第一电阻的第二端与所述DC-DC降压电路集成芯片的电源输出指示信号端连接。6.根...

【专利技术属性】
技术研发人员:刘铁军陈三霞
申请(专利权)人:郑州云海信息技术有限公司
类型:发明
国别省市:河南,41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1