蚀刻后阶段监控叠对情形与临界尺寸的半导体图案制造技术

技术编号:19967823 阅读:34 留言:0更新日期:2019-01-03 14:43
本发明专利技术公开一种蚀刻后阶段监控叠对情形与临界尺寸的半导体图案,包含一第一倒T形图案,其具有一基部以及从该基部延伸而出的中间部,以及一第二图案,其靠近该第一倒T形图案的基部并与之间隔,其中该第一倒T形图案与该第二图案是由多个彼此间隔的间隔壁所构成。

Monitoring of stacking and critical size semiconductor patterns in post-etching stage

The invention discloses a semiconductor pattern for monitoring stacking situation and critical size at post-etching stage, comprising a first inverted T-shaped pattern, which has a base and an intermediate part extending from the base, and a second pattern, which is close to and separated from the base of the first inverted T-shaped pattern, in which the first inverted T-shaped pattern and the second pattern are separated by a plurality of spacers spaced from each other. Consist of.

【技术实现步骤摘要】
蚀刻后阶段监控叠对情形与临界尺寸的半导体图案
本专利技术涉及一种半导体图案,更特定言之,其涉及一种在蚀刻后阶段用来测量叠对(overlay)情形与临界尺寸(criticaldimension,CD)的半导体图案及其对应的测量方法。
技术介绍
以往在光刻制作工艺中如果要达到线宽微缩的目的,其大多会牵涉到使用具有较大数值孔径(numericalaperture,NA)、较短曝光波长、或是采用空气以外的媒介(如水浸润式)的光学系统。然而随着传统的光刻制作工艺目前已然接近其理论极限,制造商们开始改用双重图案(doublepatterning,DP)方法来克服光学限制。在双重图案化光刻制作工艺中,图案是在两次曝光穿过光刻单元的步骤中形成的。在一些例子里,第一图案是在第二次过光前就经由蚀刻基底而形成。而在其他例子里,第一次与第二次过光之间不会有任何中介的蚀刻步骤。上述两种做法中,前者称为光刻-蚀刻-光刻-蚀刻(LELE)双重图案化方法,后者称为光刻-光刻-蚀刻(LLE)双重图案化方法。对于上述LELE方法与LLE方法而言,其在第一次与第二次过光中形成图案的必要制作工艺步骤实际上都是一样的。如图1与图2所示,在自对准双重图案化(self-aligneddoublepatterning,SADP)制作工艺中,自对准双重图案14,如间隔壁,其会形成在掩模或目标层10上预定的心轴(mandrel,未示出)四周。蚀刻制作工艺是使用预定的光致抗蚀剂12作为掩模来进行,以移除预定的空白区域中不需要的双重图案。此蚀刻步骤会移除所有没有被光致抗蚀剂覆盖的自对准双重图案或是间隔壁。在实作中,光刻制作工艺中蚀刻后的尺寸偏差(etchbias)与光致抗蚀剂叠对偏移(overlayshift)等问题会产生非预期的图案,如图2中所示不完整的自对准双重图案14a。这类非预期的图案会使得蚀刻后检测阶段的临界尺寸(afteretchinspectionforcriticaldimension,AEICD)测量变得更为困难,特别是上述例子中的问题有可能是发生在光刻制作工艺期间或者是发生在蚀刻制作工艺期间,故无法去判定其临界尺寸偏移(etchbias)或是叠对偏移的根本原因,也因而无法达成线上(in-line)监控与产品调度的优点,如此无疑将会对制造商造成莫大的损失。此外,对晶片上连续的图案层之间进行叠对测量也是为何集成电路与元件的制作中需要制作工艺控制的关键因素之一。叠对测量通常是特别用来判定一第一图案层与设置在其上方或下方的一第二图案层之间的对位有多准确。在此例中,用来遮盖自对准双重图案的光致抗蚀剂与该自对准双重图案的叠对情形必须要加以监控。现今,叠对测量是通过与晶片各层结构印在一起的各种目标图案之间的对位来进行。
技术实现思路
前文所记述的问题在本专利技术中可通过提供在蚀刻后阶段特别设计来监控叠对情形与临界尺寸的半导体图案与其对应的测量方法来解决。本专利技术所提供的半导体图案不仅可用于蚀刻后阶段的临界尺寸测量,也可用来检测叠对偏移缺陷以及角钝化等问题。为了达成前述目的,本专利技术的一实施例中提出了一种半导体图案,其中包含了一第一倒T形图案以及一第二图案,该第一倒T形图案具有一基部往一第一方向延伸以及一中间部从该基部往与该第一方向正交的一第二方向延伸,该第二图案邻近该第一倒T形图案的该基部并与该基部间隔,其中该第一倒T形图案与该第二图案由多个彼此间隔且往该第二方向延伸的间隔壁图案所构成。为了达成前述目的,本专利技术的一实施例中提出了一种使用前段详述的半导体图案的测量方法,其步骤包含在一蚀刻制作工艺后测量该基部与该第二图案之间的间隔以及测量该基部在该第二方向上的宽度以监控线图案与空白区域的临界尺寸。本专利技术的这类目的与其他目的在阅者读过下文中以多种图形与绘图来描述的优选实施例细节说明后必然可变得更为明了显见。附图说明本说明书含有附图并于文中构成了本说明书的一部分,使阅者对本专利技术实施例有进一步的了解。该些图示是描绘了本专利技术一些实施例并连同本文描述一起说明了其原理。在该些图示中:图1与图2为顶示意图,其绘示出现有技术中的一自对准双重图案化(SADP)制作工艺;图3为本专利技术实施例一自对准双重图案在蚀刻制作工艺前的顶示意图;图4为本专利技术实施例一自对准双重图案在蚀刻制作工艺后形成的半导体图案的顶示意图;以及图5为本专利技术另一实施例一自对准双重图案在蚀刻制作工艺后形成的半导体图案的顶示意图。需注意本说明书中的所有图示都为图例性质,为了清楚与方便图示说明之故,图示中的各部件在尺寸与比例上可能会被夸大或缩小地呈现,一般而言,图中相同的参考符号会用来标示修改后或不同实施例中对应或类似的元件特征。主要元件符号说明10目标层12光致抗蚀剂14自对准双重图案14a不完整的自对准双重图案102间隔壁图案110光致抗蚀剂(半导体)图案112第一倒T形图案112a基部112b中间部114第二图案120光致抗蚀剂(半导体)图案122第一倒T形图案122a基部122b中间部124第二图案CD1/CD2/CD3/CD4间距值L1第一方向L2第二方向M中线具体实施方式现在文中将参照随附的图示来描述本专利技术,其绘示出了本专利技术的实施范例。然而,本专利技术可以多种不同的形式来体现,其不应被解读成是对文中所提出的实施范例加诸各种限制。文中所揭露的实施例是提供来使得本专利技术揭露更为全面完善,其将完整地传达本专利技术的范畴给本领域的技术人士。为了图示清晰之故,除非文中加以陈述界定,图中的元件与区域的大小可能会加以夸大。除非另有定义,文中所用的所有术语(包含科技术语与科学术语等)都具有如同本专利技术所属领域的技术人士所公认公知的意思,更需了解这些术语应该被解释成具有与在相关技术以及本专利技术揭露的文意中一致的意思。除非文中有特别定义,其不应以过度理想化或是形式化的方式来解读。首先请参照图3,其为自对准双重图案在蚀刻制作工艺前的顶示意图。本专利技术优选实施例中所要形成的鳍部之间的节距是超出目前业界使用的193nm浸润式单次曝光光刻系统与技术的分辨率能力的。故此,本专利技术中采用多次图案化制作工艺,如自对准双重图案化(self-aligneddoublepatterning,SADP)制作工艺,来形成界定出该些鳍部大小与设置方式的图案化硬掩模。此制作工艺中会有多条心轴(未示出)预先形成在基底100上,该些心轴的宽度以及/或心轴之间的间距是用来界定出所形的鳍部之间的间距。接着,在基底100上毯覆形成一材料层,此材料层的蚀刻速率与心轴图案的蚀刻速率不同。此材料层之后会受到回蚀制作工艺而形成多条围绕在心轴图案四周的间隔壁,随后移除该些心轴图案,如此即会在基底100上形成多个回圈态样的间隔壁图案102。这些间隔壁图案102将用来界定出所要形成的鳍部图案的大小与设置方式。复参照图3。在形成间隔壁图案102后,进行一蚀刻制作工艺来移除预定的空白区域上那些不需要的间隔壁图案102,以及/或者是切掉每个该些间隔壁图案的两端,以将回圈态样的间隔壁转变成彼此间隔分离的条纹图案。此过程中将会用光致抗蚀剂盖住要保留在基底100上的间隔壁图案102。在此光刻制作工艺中,为了要形成用来监控叠对情形与临界尺寸的特定半导体图案,本专利技术使用具有特殊形状与部位的光致抗蚀剂图案11本文档来自技高网
...

【技术保护点】
1.一种在蚀刻后阶段用来监控叠对情形与临界尺寸的半导体图案,包含:第一倒T形图案,具有基部往第一方向延伸以及中间部从该基部往与该第一方向正交的第二方向延伸;以及第二图案,邻近该第一倒T形图案的该基部并与该基部间隔,其中该第一倒T形图案与该第二图案由多个彼此间隔且往该第二方向延伸的间隔壁图案所构成。

【技术特征摘要】
2017.06.23 US 15/630,9661.一种在蚀刻后阶段用来监控叠对情形与临界尺寸的半导体图案,包含:第一倒T形图案,具有基部往第一方向延伸以及中间部从该基部往与该第一方向正交的第二方向延伸;以及第二图案,邻近该第一倒T形图案的该基部并与该基部间隔,其中该第一倒T形图案与该第二图案由多个彼此间隔且往该第二方向延伸的间隔壁图案所构成。2.如权利要求1所述的在蚀刻后阶段用来监控叠对情形与临界尺寸的半导体图案,其中该第一倒T形图案以该中间部为中线呈对称态样。3.如权利要求1所述的在蚀刻后阶段用来监控叠对情形与临界尺寸的半导体图案,其中该些间隔壁图案是自对准双重图案。4.一种在蚀刻后阶段用来监控叠对情形与临界尺寸的半导体测量方法,包含:提供半导体图案,其中该半导体图案包含第一倒T形图案以及第二图案,该第一...

【专利技术属性】
技术研发人员:陈建豪黄建维王嘉鸿李修申
申请(专利权)人:联华电子股份有限公司福建省晋华集成电路有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1