具有减小环路延时功能的判决反馈均衡器制造技术

技术编号:19101822 阅读:34 留言:0更新日期:2018-10-03 03:51
本发明专利技术提供一种用于减小判决反馈均衡器环路延时的加法器配置方法,该方法基于判决反馈均衡器器的基本结构,主要包括:两级串联加法器,采样器和延时锁存器,反馈信号系数控制电路。其特征在于针对传统的判决反馈均衡器电路中的加法器结构,将其用以加和全部反馈信号的单一加法器,分裂为两级串联加法器;同时,将对环路时间约束最严格的反馈环路信号配置到后级加法器中,将其他反馈信号配置到前级加法器中。该配置方法在传统判决反馈均衡器结构基础上,仅需做简单的修改,即可有效减小判决反馈均衡器环路的延时,保证其在超高速应用下功能的正确性。

【技术实现步骤摘要】
具有减小环路延时功能的判决反馈均衡器
本专利技术属于电子电路设计技术,涉及一种用于减小环路延时判决反馈均衡器。
技术介绍
判决反馈均衡器(DecisionFeedbackEqualizer,DFE)广泛应用于各种高速传输接口的接收器电路中。传统的判决反馈均衡器,串行数据进入到加法器中,通过加减不同权重系数Wn的延时信号完成对输入信号幅度的调整。经过加法器处理后的信号Zk进入采样器,经过采样后由模拟信号转化为数字信号dk,通过多级锁存器对串行信号进行延时处理。不同延时的信号乘以不同的权重系数再反馈到加法器,从而完成整个负反馈过程。判决反馈均衡器在接收器中的工作速率最高,需要将受信道衰减严重影响的数据正确均衡,保证输入采样器的信号眼图张开,它是决定数据采样正确性的电路之一,因此是接收器系统中的重要模块。判决反馈均衡器加法器输出的信号Zk经过采样后,经过第一级延时电路和系数w1加权后需要在一个bit时间内反馈到加法器。随着传输数据率的不断提高,第一bit的反馈时间约束变得越来越紧。例如在10Gbps的传输数据率下,需要在100ps的时间内完成对数据的加和、采样、锁存和系数加权,时序约束非常紧。同理,如果传输速率进一步提升,则对第二bit甚至第三bit的反馈时间约束也变得更严格。因此,随着数据率的不断提高,反馈环路的时序约束成为限制判决反馈均衡器工作速率提高的瓶颈。对于复杂长距离信道的判决反馈均衡,需要采用多权重系数来对信道进行补偿,如图1中的Wn。然而权重系数越多,在加法器上的反馈负载越重,使得加法器的延时增大,从而使得反馈延时环路时序约束更紧,导致均衡失效。目前常用的减小判决反馈均衡器环路延时的方法多采用电路级的方法,即通过电路的优化追求加法器、采样器、锁存器和系数加权电路工作延时的缩小,从而降低整体环路延时。这种方法需要针对不同的工艺平台进行电路优化,需要花费大量时间精力对电路进行设计;另一方面,电路速率的提升必将带来功耗的增加。另一种采用非滚动环路(loopunrolling)结构的判决反馈均衡,能够将环路时序约束最严格的第一bit环路进行简化,从而降低时序要求。但是,该方法针对除第一bit环路进行优化时,会使电路更加复杂,带来功耗、电路控制上的负面影响,因此该电路结构目前仅适用于对第一bit环路时序进行优化。
技术实现思路
本专利技术要解决的技术问题是,提出一种具有减小环路延时功能的判决反馈均衡器,结构简单,易于实现。本专利技术具体技术解决方案如下:一种具有减小环路延时功能的判决反馈均衡器,包括第一级加法器A、采样器、锁存器和n个系数加权电路,特征在于,还包括第二级加法器B,第一级加法器A、第二级加法器B和采样器依次串联连接,将第一bit延时输出信号反馈到第二级加法器B中,将其他bit延时输出信号配置到第一级加法器A中。一种具有减小环路延时功能的判决反馈均衡器,包括第一级加法器、采样器、锁存器和n个系数加权电路,特征在于,还包括N个加法器,第一级加法器A、该若干个加法器和采样器依次串联连接,将第一bit延时输出信号配置到最后级加法器中,将第二bit延时输出配置到倒数第二级加法器中,以此类推,将其他bit延时输出信号配置到第一级加法器中,N大于等于2。有益效果:本专利技术在传统判决反馈均衡器结构基础上,仅需做简单的修改,即可有效减小判决反馈均衡器环路的延时,保证其在超高速应用下功能的正确性。所述的串联加法器,用以将环路时间约束最严格的反馈信号通过配置进行分离。反馈信号直接输入加法器,成为加法器的负载。反馈信号越多,其负载越重,阻容效应越明显,从而使得加法器的运算延时增加,最终导致整体反馈环路的延时增加。通过将加法器分裂为两级,并通过所述的方法将对环路时间约束最严格的反馈环路信号配置到后级加法器中,将其他反馈信号配置到前级加法器中,使得后一级加法器的仅输入一个反馈环路,使得环路负载降低,延时减小;而其他环路由于反馈时序约束要求较低,仍可采用多级反馈均输入到前级加法器上,从而在缩小反馈环路延时的基础上保证功能正确。可将加法器分裂为多级串联,将对环路时间约束最严格的反馈环路(第一bit延时输出)信号配置到最后级加法器中,将对环路时间约束次严格的反馈环路(第二bit延时输出)配置到倒数第二级加法器中,以此类推,最后,将其他反馈(其他bit延时输出)信号配置到第一级加法器中。附图说明图1是传统判决反馈均衡器电路图;图2是本专利技术具有减小环路延时功能的判决反馈均衡器电路图。具体实施方式下面结合附图具体实例,对本专利技术的技术方案进行表述。一种具有减小环路延时功能的判决反馈均衡器,包括第一级加法器A、采样器、锁存器和n个系数加权电路,特征在于,还包括第二级加法器B,第一级加法器A、第二级加法器B和采样器串联连接,将第一bit延时输出信号反馈到第二级加法器B中,将其他bit延时输出信号配置到第一级加法器A中。一种具有减小环路延时功能的判决反馈均衡器,包括第一级加法器、采样器、锁存器和n个系数加权电路,特征在于,还包括N个加法器,第一级加法器A、该若干个加法器和采样器串联连接,将第一bit延时输出信号配置到最后级加法器中,将第二bit延时输出配置到倒数第二级加法器中,以此类推,将其他bit延时输出信号配置到第一级加法器中,N大于等于2。工作过程如下:有2级加法器时,信号首先进入前级加法器,并加和第2至第n个bit反馈信号(w2-wn);经过第一级加法器的输出ak进入第二级加法器,仅将环路时间约束最严格的反馈环路第一bit延时输出权重系数为w1信号配置到第二级加法器;,经第二级加法器输出的信号zk经采样器输出后转换为数字信号dk,经过延时采样电路进入各权重系数进行系数配置,进而反馈回不同的加法器中。有多级加法器时,将第一bit延时输出信号配置到最后级加法器中,将第二bit延时输出配置到倒数第二级加法器中,以此类推,将其他bit延时输出信号配置到第一级加法器A中。以上实施例仅用以说明本专利技术的技术方案,而非对其限制;尽管参照前述实施例对本专利技术进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本专利技术各实施例技术方案的精神和范围。本文档来自技高网
...

【技术保护点】
1.一种具有减小环路延时功能的判决反馈均衡器,包括第一级加法器A、采样器、锁存器和n个系数加权电路,其特征在于,还包括第二级加法器B,第一级加法器A、第二级加法器B和采样器依次串联连接,将第一bit延时输出信号反馈到第二级加法器B中,将其他bit延时输出信号配置到第一级加法器A中。

【技术特征摘要】
1.一种具有减小环路延时功能的判决反馈均衡器,包括第一级加法器A、采样器、锁存器和n个系数加权电路,其特征在于,还包括第二级加法器B,第一级加法器A、第二级加法器B和采样器依次串联连接,将第一bit延时输出信号反馈到第二级加法器B中,将其他bit延时输出信号配置到第一级加法器A中。2.一种具有减小环路延时功能...

【专利技术属性】
技术研发人员:吕俊盛邵刚王晋唐龙飞田泽刘颖
申请(专利权)人:中国航空工业集团公司西安航空计算技术研究所
类型:发明
国别省市:陕西,61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1