The invention provides an array substrate and a display device. The array substrate includes a plurality of control switches and a plurality of pixels arranged in a matrix form. Each row of pixels corresponds to a first scan line and a second scan line. One control switch corresponds to a row of pixels, and the control terminal of a plurality of control switches input a clock signal one by one, one row of pixels. The second scan line is combined with the first connecting end of the control switch corresponding to the next row of pixels, and the second connection end of the next row pixel corresponding to the control switch connects the first scan line of the next row of pixels to enable a time cycle of the clock signal starting from the time of the clock signal rising. The one line pixel is charged by the second scan line, and the control switch corresponding to the next row pixel is directed when the clock signal is changed to a low level, and the next row of pixels is precharged through the first scanning line. The invention precharges the next row pixel when a row pixel is charged, and improves the charging efficiency of the pixel.
【技术实现步骤摘要】
一种阵列基板及显示装置
本专利技术液晶显示
,尤其涉及一种阵列基板及显示装置。
技术介绍
TFT-LCD(ThinFilmTransistorLiquidCrystalDisplay,薄膜晶体管液晶显示器)是当前平板显示的主要品种之一,已经成为了现代IT、视讯产品中重要的显示平台。TFT-LCD主要驱动原理大致为:系统主板将R/G/B压缩信号、栅极驱动信号通过线材输入PCB(PrintedCircuitBoard,印刷电路板),数据经过PCB板上的TCON(TimingController,时序控制器,用来产生时钟信号)处理后,经PCB板分别通过连接数据线的软板S-COF(Source-ChiponFilm)和扫描线的软板G-COF(Gate-ChiponFilm)与显示区的数据线和扫描线连接,G-COF接受时钟信号,PCB板每经过一个时钟的上升沿就输出一个数字信号,而每一个信号对应一个栅极信号的输出,再通过数模转换,将高低电平的数字信号转换为需要的高低电压的模拟信号,使面板像素单元的开关逐行打开,R/G/B压缩信号再通过数据线对像素电极进行充电。为了满足市场的需求,显示面板的解析度和刷新频率越来越高,导致像素单元的充电时间越来越少,以120Hz的UD(3840P×2160P)产品为例,像素单元的充电时间为1/120/2160≈3.85微秒。像素单元的充电时间越来越少,导致像素单元的充电率越来越低,这严重影响着显示面板的显示效果。
技术实现思路
本专利技术提供了一种阵列基板及显示装置,在一行像素单元充电时对下一行像素单元预充电,提高像素充电效率。一方面, ...
【技术保护点】
1.一种阵列基板,其特征在于,包括:基板;多个像素单元,设置于所述基板上,所述多个像素单元由相互垂直的多条扫描线和多条数据线分隔形成且以矩阵形式排列,所述多条扫描线包括多条第一扫描线和多条第二扫描线,每行所述像素单元均对应设置一条所述第一扫描线和一条所述第二扫描线,每列像素单元对应设置一条所述数据线,每个所述像素单元位于对应的所述第一扫描线和所述第二扫描线之间;多个第一主动开关,一个所述第一主动开关对应一个所述像素单元,所述第一主动开关的控制端连接对应的第一扫描线,所述第一主动开关的第一连接端连接对应的数据线;多个第二主动开关,第二行至最后一行的每一个像素单元对应一个所述第二主动开关,所述第二主动开关的控制端连接对应的第二扫描线,所述第二主动开关的第一连接端连接对应的数据线;多个控制开关,一行像素单元对应的第二扫描线连接一个所述控制开关的第一连接端,所述控制开关的第二连接端连接下一行像素单元对应的第一扫描线,所述多个控制开关的第一连接端用于共同连接受控于所述时序控制电路的扫描驱动电路,所述多个控制开关的控制端用于共同连接一输出时钟信号的时序控制电路。
【技术特征摘要】
1.一种阵列基板,其特征在于,包括:基板;多个像素单元,设置于所述基板上,所述多个像素单元由相互垂直的多条扫描线和多条数据线分隔形成且以矩阵形式排列,所述多条扫描线包括多条第一扫描线和多条第二扫描线,每行所述像素单元均对应设置一条所述第一扫描线和一条所述第二扫描线,每列像素单元对应设置一条所述数据线,每个所述像素单元位于对应的所述第一扫描线和所述第二扫描线之间;多个第一主动开关,一个所述第一主动开关对应一个所述像素单元,所述第一主动开关的控制端连接对应的第一扫描线,所述第一主动开关的第一连接端连接对应的数据线;多个第二主动开关,第二行至最后一行的每一个像素单元对应一个所述第二主动开关,所述第二主动开关的控制端连接对应的第二扫描线,所述第二主动开关的第一连接端连接对应的数据线;多个控制开关,一行像素单元对应的第二扫描线连接一个所述控制开关的第一连接端,所述控制开关的第二连接端连接下一行像素单元对应的第一扫描线,所述多个控制开关的第一连接端用于共同连接受控于所述时序控制电路的扫描驱动电路,所述多个控制开关的控制端用于共同连接一输出时钟信号的时序控制电路。2.根据权利要求1所述的阵列基板,其特征在于,一个所述像素单元包括一个像素电极;所述第一主动开关的第二连接端连接对应的像素电极,所述第二主动开关的第二连接端连接对应的像素电极。3.根据权利要求2所述的阵列基板,其特征在于,所述第一主动开关为薄膜晶体管,所述第一主动开关的控制端为栅极,所述第一主动开关的第一连接端为源极,所述第一主动开关的第二连接端为漏极。所述第二主动开关为薄膜晶体管,所述第二主动开关的控制端为栅极,所述第二主动开关的第一连接端为源极,所述第二主动开关的第二连接端为漏极。4.根据权利要求1所述的阵列基板,其特征在于,所述控制开关为N沟道薄膜晶体管,所述控制开关的控制端为栅极,所述控制开关的第一连接端为源极,所述控制开关的第二连接端为漏极。5.一种显示装置,其特征在于,包括:显示面板;扫描驱动电路,用于驱动所述显示面板的第一扫描线和第二扫描线;数据驱动电路,用于驱动所述显示面板的数据线;时序控制电路,用于输出时钟信号,控制扫描驱动电路和数据驱动电路的工作以及控制开关的导通和关闭;其中,所述显示面板包括阵列基板,所述阵列基板包括:基板;多个像素单元,设置于所述基板上,所述多个像素单元由相互垂直的多条扫描线和多条数据线分隔形成且以矩阵形式排列,所述多条扫描线包括多条第一扫描线和多条第二扫描线,每行像素单元对应设置一条所述第一扫描线和一条所述第二扫描线,每列像素单元对应设置一条所述数据线,每个像素单元位于对应的所述第一扫描线和所述第二扫描线之间;多个第一主动开关,一个所述第一主动开关对应一个所述像素单元,所述第一主动开关的控制端连接对应的第一扫描线,所述第一主动开关的第一连接端连接对应的数据线;多个第二主动开关,第二行至最后一行的每一个像素单元对应一个所述第二主...
【专利技术属性】
技术研发人员:李汶欣,
申请(专利权)人:惠科股份有限公司,重庆惠科金渝光电科技有限公司,
类型:发明
国别省市:广东,44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。