低压差线性稳压器电路制造技术

技术编号:15326099 阅读:181 留言:0更新日期:2017-05-16 10:24
本发明专利技术公开了一种低压差线性稳压器电路。其中,该电路包括:误差放大器,具有第一输入端,第二输入端,第三输入端和输出端;第一场效应晶体管,其源极与第三输入端连接;缓冲器,具有输入端和输出端,其输入端与误差放大器的输出端连接,其输出端与第一场效应晶体管的栅极连接,缓冲器用于将低压差线性稳压器在缓冲器的输出端和第一场效应晶体管的栅极之间的极点对应的频率增加至预设频率,其中,预设频率在低压差线性稳压器的频带之外;电压计,电压计的一端接第一输入端,电压计的另一端接地。本发明专利技术解决了能提供大负载电流的LDO环路稳定性差的技术问题。

Low dropout linear regulator circuit

The invention discloses a low dropout linear voltage regulator circuit. Among them, the circuit includes: error amplifier has a first input terminal, a second input, third input and output; the first field effect transistor, the source electrode and connected to the third inputs; buffer with input and output, the input terminal of the error amplifier is connected to the output end of the output end is connected with the first field effect transistor gate, buffer for low dropout linear regulator poles between the buffer and the output terminal of the first FET gate of the corresponding frequency increased to a predetermined frequency, which, beyond the preset frequency in LDO frequency band; voltage meter, voltage meter is connected to the first input voltage meter the other end of the earth. The invention solves the technical problem of poor stability of the LDO loop providing large load current.

【技术实现步骤摘要】
低压差线性稳压器电路
本专利技术涉及电路领域,具体而言,涉及一种低压差线性稳压器电路。
技术介绍
低压差线性稳压器(lowdropoutregulator,简称为LDO)广泛应用于各种需要稳定供电的模块,它提供了稳定的电压输出,具有一定的电源噪声抑制能力。由于LDO是闭环结构,环路稳定性成为设计电路时需要考虑的一个重要因素。当输出负载电流较大时,驱动管的尺寸会很大,驱动管的输入电容很大,导致次极点或次主极点频率降低。因此由于P1引起的次极点或次主极点频率降低会严重影响环路稳定性。如图1所示,图1展示了传统型LDO的结构,此电路在VOUT和P1处有两个极点,以及一个由于ESR形成的零点,环路的稳定性依赖于ESR电阻的阻值和P1处极点的位置,当LDO需要输出大电流时,drivermos的尺寸需要很大,导致P1极点的位置偏向低频,这样会恶化环路的相位裕度,瞬态响应也会变差。针对上述问题,目前尚未提出有效的解决方案。
技术实现思路
本专利技术实施例提供了一种低压差线性稳压器电路,解决了能提供大负载电流的LDO环路稳定性差的技术问题。根据本专利技术实施例的一个方面,提供了一种低压差线性稳压器电路,包括:误差放大器,具有第一输入端,第二输入端,第三输入端和输出端,上述误差放大器用于对输入自身的误差信号进行放大处理;第一场效应晶体管,具有栅极,源极和漏极,其中,上述第一场效应晶体管的源极与上述误差放大器的上述第三输入端连接;缓冲器,具有输入端和输出端,其中,上述缓冲器的输入端与上述误差放大器的输出端连接,上述缓冲器的输出端与上述第一场效应晶体管的栅极连接,上述缓冲器用于将上述低压差线性稳压器在上述缓冲器的输出端和上述第一场效应晶体管的栅极之间的极点对应的频率增加至预设频率,其中,上述预设频率在上述低压差线性稳压器的频带之外;第一电阻和第二电阻,上述第一电阻的一端与上述第二电阻的一端以及上述误差放大器的第二输入端连接,上述第一电阻的另一端与上述第一场效应晶体管的漏极连接,上述第二电阻的另一端接地;电压计,上述电压计的一端接上述误差放大器的第一输入端,上述电压计的另一端接地。进一步地,上述电路还包括:第三电阻,上述第三电阻的一端与上述误差放大器的输出端以及上述缓冲器的输入端连接;电容,上述电容的一端与上述第三电阻的另一端连接,上述电容的另一端与上述第一电阻的另一端连接。进一步地,上述缓冲器的阻抗小于预设阻抗。进一步地,上述缓冲器包括:第二场效应晶体管和第三场效应晶体管,其中,上述第三场效应晶体管的源极作为上述缓冲器的输出端,且与上述第二场效应晶体管的漏极连接;上述第三场效应晶体管的漏极接地;上述第三场效应晶体管的栅极作为上述缓冲器的输入端。进一步地,上述缓冲器包括:第四场效应晶体管、第五场效应晶体管、第六场效应晶体管、第七场效应晶体管、第八场效应晶体管、第九场效应晶体管、第十场效应晶体管、第十一场效应晶体管,其中,上述第四场效应晶体管的源极作为上述缓冲器的输出端,且与上述第五场效应晶体管的漏极以及上述第六场效应晶体管的漏极连接,上述第六场效应晶体管的源极与上述第七场效应晶体管的源极连接,上述第六场效应晶体管的栅极与上述第七场效应晶体管的栅极连接;上述第四场效应晶体管的漏极与上述第五场效应晶体管的栅极以及上述第八场效应晶体管的漏极连接,上述第八场效应晶体管的源极与上述第九场效应晶体管的源极连接且接地,上述第八场效应晶体管的栅极与上述第十场效应晶体管的栅极连接,上述第九场效应晶体管的漏极接地,上述第九场效应晶体管的栅极与上述第十一场效应晶体管的栅极连接,上述第十一场效应晶体管的源极与上述第十场效应晶体管的源极连接且接地,上述第十一场效应晶体管的漏极接地。在本专利技术实施例中,采用带局部反馈的BUFFER结构(即缓冲器)的LDO的设计方案,通过将低压差线性稳压器电路设计成包括如下元器件的电路:误差放大器,具有第一输入端,第二输入端,第三输入端和输出端,所述误差放大器用于对输入自身的误差信号进行放大处理;第一场效应晶体管,具有栅极,源极和漏极,其中,所述第一场效应晶体管的源极与所述误差放大器的所述第三输入端连接;缓冲器,具有输入端和输出端,其中,所述缓冲器的输入端与所述误差放大器的输出端连接,所述缓冲器的输出端与所述第一场效应晶体管的栅极连接,所述缓冲器用于将所述低压差线性稳压器在所述缓冲器的输出端和所述第一场效应晶体管的栅极之间的极点对应的频率增加至预设频率,其中,所述预设频率在所述低压差线性稳压器的频带之外;第一电阻和第二电阻,所述第一电阻的一端与所述第二电阻的一端以及所述误差放大器的第二输入端连接,所述第一电阻的另一端与所述第一场效应晶体管的漏极连接,所述第二电阻的另一端接地;电压计,所述电压计的一端接所述误差放大器的第一输入端,所述电压计的另一端接地,达到了在LDO重载,需要提供较大的负载电流时,可以将缓冲器的输出端和第一场效应晶体管的栅极之间的极点对应的频率推至中LDO的频带之外的目的,从而实现了提高LDO环路稳定性的技术效果,进而解决了能提供大负载电流的LDO环路稳定性差的技术问题。附图说明此处所说明的附图用来提供对本专利技术的进一步理解,构成本申请的一部分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:图1是根据现有技术的一种传统LDO的结构图;图2是根据本专利技术实施例的一种可选的低压差线性稳压器电路的结构图;图3是根据本专利技术实施例的另一种可选的低压差线性稳压器电路的结构图;图4是根据现有技术的一种的缓冲器的结构图;图5是根据本专利技术实施例的另一种可选的缓冲器的结构图。具体实施方式为了使本
的人员更好地理解本专利技术方案,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分的实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本专利技术保护的范围。需要说明的是,本专利技术的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本专利技术的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。根据本专利技术实施例,提供了一种低压差线性稳压器电路的装置实施例。图2是根据本专利技术实施例的一种可选的低压差线性稳压器电路的结构图,如图2所示,该电路包括:误差放大器102(即erroramplifier),具有第一输入端in1,第二输入端in2,第三输入端in3和输出端out,误差放大器102用于对输入自身的误差信号进行放大处理;第一场效应晶体管104(即drivermos),具有栅极g,源极s和漏极d,其中,第一场效应晶体管104的源极s与误差放大器102的第三输入端in3连接;缓冲器106(即buffer),具有输入本文档来自技高网
...
低压差线性稳压器电路

【技术保护点】
一种低压差线性稳压器电路,其特征在于,包括:误差放大器,具有第一输入端,第二输入端,第三输入端和输出端,所述误差放大器用于对输入自身的误差信号进行放大处理;第一场效应晶体管,具有栅极,源极和漏极,其中,所述第一场效应晶体管的源极与所述误差放大器的所述第三输入端连接;缓冲器,具有输入端和输出端,其中,所述缓冲器的输入端与所述误差放大器的输出端连接,所述缓冲器的输出端与所述第一场效应晶体管的栅极连接,所述缓冲器用于将所述低压差线性稳压器在所述缓冲器的输出端和所述第一场效应晶体管的栅极之间的极点对应的频率增加至预设频率,其中,所述预设频率在所述低压差线性稳压器的频带之外;第一电阻和第二电阻,所述第一电阻的一端与所述第二电阻的一端以及所述误差放大器的第二输入端连接,所述第一电阻的另一端与所述第一场效应晶体管的漏极连接,所述第二电阻的另一端接地;电压计,所述电压计的一端接所述误差放大器的第一输入端,所述电压计的另一端接地。

【技术特征摘要】
1.一种低压差线性稳压器电路,其特征在于,包括:误差放大器,具有第一输入端,第二输入端,第三输入端和输出端,所述误差放大器用于对输入自身的误差信号进行放大处理;第一场效应晶体管,具有栅极,源极和漏极,其中,所述第一场效应晶体管的源极与所述误差放大器的所述第三输入端连接;缓冲器,具有输入端和输出端,其中,所述缓冲器的输入端与所述误差放大器的输出端连接,所述缓冲器的输出端与所述第一场效应晶体管的栅极连接,所述缓冲器用于将所述低压差线性稳压器在所述缓冲器的输出端和所述第一场效应晶体管的栅极之间的极点对应的频率增加至预设频率,其中,所述预设频率在所述低压差线性稳压器的频带之外;第一电阻和第二电阻,所述第一电阻的一端与所述第二电阻的一端以及所述误差放大器的第二输入端连接,所述第一电阻的另一端与所述第一场效应晶体管的漏极连接,所述第二电阻的另一端接地;电压计,所述电压计的一端接所述误差放大器的第一输入端,所述电压计的另一端接地。2.根据权利要求1所述的电路,其特征在于,所述电路还包括:第三电阻,所述第三电阻的一端与所述误差放大器的输出端以及所述缓冲器的输入端连接;电容,所述电容的一端与所述第三电阻的另一端连接,所述电容的另一端与所述第一电阻的另一端连接。3.根据权利要求1或2所述的电路,其特征在于,所述缓冲器的阻抗小于预设阻抗。...

【专利技术属性】
技术研发人员:李健勋张亮
申请(专利权)人:珠海格力电器股份有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1