【技术实现步骤摘要】
本专利技术涉及电子
,具体而言,涉及一种时钟数据恢复系统。
技术介绍
现有技术中的双环路时钟数据恢复电路仅包括一个时钟数据恢复环路和一个锁相环,其中,锁相环为时钟数据恢复环路提供参考时钟信号。由于时钟数据恢复环路有限的捕获带宽,锁相环的输入时钟信号一般为外接晶振,锁相环中的压控振荡器时钟频率非常接近时钟数据恢复环路的输入数据的速率。对于时钟数据恢复环路而言,锁相环可以看作是一个独立的时钟参考源,即时钟数据恢复环路和锁相环是彼此完全独立的。时钟数据恢复环路必须跟踪输入数据的频率与相位的变化以达到跟踪输入数据抖动的目的。但是,当时钟数据恢复环路跟踪展频时钟频率变化时,需要时钟数据恢复环路必须具备尽可能大的跟踪带宽,但这必须与时钟数据恢复环路的抖动传输性能相折中,因而使得环路的设计非常复杂。针对相关技术中的双环路时钟数据恢复电路跟踪展频时钟频率变化时,需要时钟数据恢复环路具备尽可能大的跟踪带宽的问题,目前尚未提出有效的解决方案。
技术实现思路
本专利技术实施例提供了一种时钟数据恢复系统,以至少解决相关技术中的双环路时钟数据恢复电路跟踪展频时钟频率变化时,需要时钟数据恢复环路具备尽可能大的跟踪带宽的技术问题。根据本专利技术实施例的一个方面,提供了一种时钟数据恢复系统,包括:时钟数据恢复环路,包括鉴相器、鉴频器和相位插值器,其中,相位插值器用于输出时钟信号并将时钟信号的时钟沿与时钟数据恢复环路的输入数据的 ...
【技术保护点】
一种时钟数据恢复系统,其特征在于,包括:时钟数据恢复环路,包括鉴相器、鉴频器和相位插值器,其中,所述相位插值器用于输出时钟信号并将所述时钟信号的时钟沿与所述时钟数据恢复环路的输入数据的中心点对齐;以及鉴频器环路,输入端分别与所述时钟数据恢复环路中的鉴相器和鉴频器相连接,输出端与所述相位插值器相连接,用于跟踪所述时钟数据恢复环路的输入数据与所述相位插值器输出的时钟信号之间的频率变化,并输出多相位时钟信号至所述相位插值器。
【技术特征摘要】
1.一种时钟数据恢复系统,其特征在于,包括:
时钟数据恢复环路,包括鉴相器、鉴频器和相位插值器,其中,所述相位插
值器用于输出时钟信号并将所述时钟信号的时钟沿与所述时钟数据恢复环路的输
入数据的中心点对齐;以及
鉴频器环路,输入端分别与所述时钟数据恢复环路中的鉴相器和鉴频器相连
接,输出端与所述相位插值器相连接,用于跟踪所述时钟数据恢复环路的输入数
据与所述相位插值器输出的时钟信号之间的频率变化,并输出多相位时钟信号至
所述相位插值器。
2.根据权利要求1所述的时钟数据恢复系统,其特征在于,所述鉴频器环路包括:
频率相位合成器,与所述时钟数据恢复环路中的鉴相器和鉴频器相连接,用
于获取锁相环中分频器的分频比;以及
所述锁相环,与所述频率相位合成器相连接,用于获取所述多相位时钟信号,
并将所述多相位时钟信号输出至所述相位插值器。
3.根据权利要求2所述的时钟数据恢复系统,其特征在于,所述频率相位合成器包
括:
第一环路滤波器,与所述时钟数据恢复环路中的鉴相器和鉴频器相连接,用
于获取所述时钟数据恢复环路的输入数据与所述相位插值器输出的时钟信号之间
的频率和相位的误差信息;
抽取模块,与所述第一环路滤波器相连接,用于降低所述频率和相位的误差
信息的频率;以及
调制器,与所述抽取模块相连接,用于获取所述分频器的分频比的分数部分。
4.根据权利要求3所述的时钟数据恢复系统,其特征在于,所述第一环路滤波器包
括:
鉴相器通道,用于处理所述时钟数据恢复环路中的鉴相器输出的所述时钟数
据恢复环路的输入数据与所述相位插值器输出的时钟信号之间的相位误差;
鉴频器通道,用于处理所述时钟数据恢复环路中的鉴频器输出的所述时钟数
据恢复环路的输入数据与所述相位插值器输出的时钟信号之间的频率误差,其中,
\t所述鉴频器通道的积分阶次高于所述鉴相器通道的积分阶次;以及
第一加法器,分别与所述鉴相器通道和所述鉴频器通道相连接,用于获取所
述频率和相位的误差信息。
5.根据权利要求4所述的时钟数据恢复系统,其特征在于,
所述鉴相器通道包括第一通道和第二通道,其中,所述第一通道采用比例结
构,所述第二通道采用积分结构,
所述鉴频器通道采用积分结构。...
【专利技术属性】
技术研发人员:刘金彬,李奇,隋海建,
申请(专利权)人:硅谷数模半导体北京有限公司,硅谷数模国际有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。