测试系统、测试方法及装置制造方法及图纸

技术编号:19593051 阅读:70 留言:0更新日期:2018-11-28 04:46
本发明专利技术公开了一种测试系统、测试方法及装置。其中,测试系统包括显示接口DisplayPort接收端待测设备、多个DisplayPort发送端主芯片和微控制器,包括:检测是否接收到测试操作触发的测试指令;在接收到测试指令后,从多个DisplayPort发送端主芯片中选择目标DisplayPort发送端主芯片,其中,目标DisplayPort发送端主芯片用于发送测试信号至DisplayPort接收端待测设备;DisplayPort接收端待测设备在接收到测试信号后,比较测试信号与目标测试信号是否一致,得到比较结果;微控制器根据比较结果确定测试操作是否成功。本发明专利技术解决了相关技术中由于测试系统复杂,校准时间长,导致测试效率较低的技术问题。

【技术实现步骤摘要】
测试系统、测试方法及装置
本专利技术涉及芯片测试
,具体而言,涉及一种测试系统、测试方法及装置。
技术介绍
显示接口(DisplayPort)是目前主流的高速数字视频接口之一,DisplayPort主要应用在电脑主机和显示器之间的连接通讯,其目前最高可以支持的数据链路速率可以达到8.1Gbps/秒(单条通道),如果同时使用多条通讯通道进行通讯的话,此时的通讯速率会很高,如此高速的接口,对于发送端芯片,线缆,连接器,PCB以及接收端芯片等设备的运行都是不小的挑战。因此,DisplayPort的相关产品都需要进行一些物理层和链路层的测试,来衡量该产品是否满足协议的要求。其中物理层的测试是最重要的一环,它是产品性能的基础。当前,对于DisplayPort接收端的物理层测试,整个测试系统会非常复杂,图1是现有技术中的一种DisplayPort接收端物理层测试系统的示意图,如图1所示,该测试系统通过通道lane0实现通讯测试为例,最右侧是DisplayPort接收端待测设备。整个测试系统由电脑,波形发生器,信号变化时间转换器,直流隔离器,信号衰减和干扰器,信号分离器(一分三),辅助控制器,高质量SMA线缆,SMA转DisplayPort接口夹具,以及配套的测试软件组成。图1所示的测试系统在测试时,需要布置较多的设备,每个设备的价格较高,在需要对DisplayPort接收端物理层待测设备进行测试时,花费的费用会较高,有的公司或企业面对这样的费用并不会购买测试设备,在测试时需要去专业的测试实验室,测试费用昂贵,并且测试时间还不确定,这样会严重降低测试的效率。同时,图1所示的测试系统,由于测试系统复杂,如果有任何器件的损坏,都会导致测试系统无法工作,因此需要经常进行校准以保证测量正确性,而且校准时间长,流程复杂。特别是物理层测试中信号发送方式与实际应用的信号发送方式不一样,这样就需要待测设备支持物理层测试中特殊的信号发送方式来完成测试,对待测设备的要求很高。如果很多的待测设备无法满足测试流程及方式要求,就不能进行有效的测试。针对上述的相关技术中由于测试系统复杂,校准时间长,导致测试效率较低的技术问题,目前尚未提出有效的解决方案。
技术实现思路
本专利技术实施例提供了一种测试系统、测试方法及装置,以至少解决相关技术中由于测试系统复杂,校准时间长,导致测试效率较低的技术问题。根据本专利技术实施例的一个方面,提供了一种测试系统,测试系统包括显示接口DisplayPort接收端待测设备、多个DisplayPort发送端主芯片和微控制器,包括:检测是否接收到测试操作触发的测试指令;在接收到所述测试指令后,从所述多个DisplayPort发送端主芯片中选择目标DisplayPort发送端主芯片,其中,所述目标DisplayPort发送端主芯片用于发送测试信号至所述DisplayPort接收端待测设备;所述DisplayPort接收端待测设备在接收到所述测试信号后,比较所述测试信号与目标测试信号是否一致,得到比较结果;所述微控制器根据所述比较结果确定所述测试操作是否成功。进一步地,每个所述DisplayPort发送端主芯片被配置为一个串行接口总线地址,所述DisplayPort发送端主芯片用于发送测试信号或者干扰信号,在确定所述目标DisplayPort发送端主芯片发送所述测试信号后,剩余的DisplayPort发送端主芯片发送所述干扰信号。进一步地,每个所述DisplayPort发送端主芯片包括多条主链路,从多条主链路中确定一个目标主链路,所述目标主链路用于发送目标信号,所述目标信号包括:所述测试信号或所述干扰信号。进一步地,每条所述主链路设置有编号,所述多条主链路的数量和所述多个DisplayPort接收端主芯片的数量保持相同。进一步地,每个所述DisplayPort发送端主芯片支持如下至少一种链路速率:1.62Gbps、2.7Gbps、5.4Gbps、6.75Gbps、8.1Gbps。进一步地,所述测试系统还包括:DisplayPort发送端辅助芯片,与所述DisplayPort接收端待测设备和所述微控制器连接,用于读取所述比较结果,并将所述比较结果发送至所述微控制器中。进一步地,所述DisplayPort发送端辅助芯片支持如下至少一种链路速率:1.62Gbps、2.7Gbps。进一步地,所述测试系统还包括:串口转USB芯片,设置在所述微控制器和控制终端之间,通过所述控制终端发送控制指令至所述微控制器,其中,所述控制指令用于对所述DisplayPort接收端待测设备的性能进行测试。进一步地,所述DisplayPort发送端主芯片为ANX7496,所述DisplayPort发送端辅助芯片为ANX9805。根据本专利技术实施例的另一方面,还提供了一种测试方法,包括:检测是否接收到测试操作触发的测试指令;在接收到所述测试指令后,确定目标链路速率和目标通道;根据所述目标链路速率和所述目标通道,发送测试信号至DisplayPort接收端待测设备,其中,所述DisplayPort接收端待测设备在接收到所述测试信号后,比较所述测试信号与目标测试信号是否一致,得到比较结果;根据所述比较结果确定所述测试操作是否成功。进一步地,确定目标链路速率和目标通道包括:从多个链路速率中,依次选取初始链路速率;若判断出所述初始链路速率与所述DisplayPort接收端待测设备的链路接收速率相同,确定所述初始链路速率为目标链路速率;确定所述DisplayPort接收端待测设备接收信号的通道为所述目标通道。进一步地,根据所述比较结果确定所述测试操作是否成功之后,所述方法还包括:在确定测试信号出现异常的情况下,获取传输信号的通道的开关、链路速率和测试信号的类型;根据所述通道的开关、链路速率和测试信号的类型,确定传输信号过程中出现异常的异常原因信息。根据本专利技术实施例的另一方面,还提供了一种测试装置,包括:检测单元,用于检测是否接收到测试操作触发的测试指令;第一确定单元,用于在接收到所述测试指令后,确定目标链路速率和目标通道;发送单元,用于根据所述目标链路速率和所述目标通道,发送测试信号至DisplayPort接收端待测设备,其中,所述DisplayPort接收端待测设备在接收到所述测试信号后,比较所述测试信号与目标测试信号是否一致,得到比较结果;第二确定单元,用于根据所述比较结果确定所述测试操作是否成功。根据本专利技术实施例的另一方面,还提供了一种终端,包括:存储器,与所述存储器耦合的处理器,所述存储器和所述处理器通过总线系统相通信;所述存储器用于存储程序,其中,所述程序在被处理器执行时控制所述存储器所在设备执行上述任意一项所述的测试方法,所述处理器用于运行程序,其中,所述程序运行时执行上述任意一项所述的测试方法。在本专利技术实施例中,可以利用多个DisplayPort发送端主芯片发送各个信号,使用简单的芯片即可实现测试操作,在发送时可以通过一个DisplayPort发送端主芯片发送测试信号,而通过其它的DisplayPort发送端主芯片发送干扰信号,这样在接收端待测设备接收到信号后,就可以确定是否与预设的测试信号一致,以确定该次接收信号是否成功。在该实施例中,需要的设备本文档来自技高网
...

【技术保护点】
1.一种测试系统,其特征在于,测试系统包括显示接口DisplayPort接收端待测设备、多个DisplayPort发送端主芯片和微控制器,包括:检测是否接收到测试操作触发的测试指令;在接收到所述测试指令后,从所述多个DisplayPort发送端主芯片中选择目标DisplayPort发送端主芯片,其中,所述目标DisplayPort发送端主芯片用于发送测试信号至所述DisplayPort接收端待测设备;所述DisplayPort接收端待测设备在接收到所述测试信号后,比较所述测试信号与目标测试信号是否一致,得到比较结果;所述微控制器根据所述比较结果确定所述测试操作是否成功。

【技术特征摘要】
1.一种测试系统,其特征在于,测试系统包括显示接口DisplayPort接收端待测设备、多个DisplayPort发送端主芯片和微控制器,包括:检测是否接收到测试操作触发的测试指令;在接收到所述测试指令后,从所述多个DisplayPort发送端主芯片中选择目标DisplayPort发送端主芯片,其中,所述目标DisplayPort发送端主芯片用于发送测试信号至所述DisplayPort接收端待测设备;所述DisplayPort接收端待测设备在接收到所述测试信号后,比较所述测试信号与目标测试信号是否一致,得到比较结果;所述微控制器根据所述比较结果确定所述测试操作是否成功。2.根据权利要求1所述的测试系统,其特征在于,每个所述DisplayPort发送端主芯片被配置为一个串行接口总线地址,所述DisplayPort发送端主芯片用于发送测试信号或者干扰信号,在确定所述目标DisplayPort发送端主芯片发送所述测试信号后,剩余的DisplayPort发送端主芯片发送所述干扰信号。3.根据权利要求2所述的测试系统,其特征在于,每个所述DisplayPort发送端主芯片包括多条主链路,从多条主链路中确定一个目标主链路,所述目标主链路用于发送目标信号,所述目标信号包括:所述测试信号或所述干扰信号。4.根据权利要求3所述的测试系统,其特征在于,每条所述主链路设置有编号,所述多条主链路的数量和所述多个DisplayPort接收端主芯片的数量保持相同。5.根据权利要求1所述的测试系统,其特征在于,每个所述DisplayPort发送端主芯片支持如下至少一种链路速率:1.62Gbps、2.7Gbps、5.4Gbps、6.75Gbps、8.1Gbps。6.根据权利要求1所述的测试系统,其特征在于,所述测试系统还包括:DisplayPort发送端辅助芯片,与所述DisplayPort接收端待测设备和所述微控制器连接,用于读取所述比较结果,并将所述比较结果发送至所述微控制器中。7.根据权利要求6所述的测试系统,其特征在于,所述DisplayPort发送端辅助芯片支持如下至少一种链路速率:1.62Gbps、2.7Gbps。8.根据权利要求1所述的测试系统,其特征在于,所述测试系统还包括:串口转USB芯片,设置在所述微控制器和控制终端之间,通过所述控制终端发送控制指令至所述微控制器,其中...

【专利技术属性】
技术研发人员:文其林
申请(专利权)人:硅谷数模半导体北京有限公司硅谷数模国际有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1