一种用于防水开关的微控制器制造技术

技术编号:12191352 阅读:129 留言:0更新日期:2015-10-09 18:43
本实用新型专利技术公开了一种用于防水开关的微控制器,它涉及一种单片机。它包括算数逻辑单元、工作寄存器、系统中断单元、系统复位单元、四级堆栈、程序计数器、程序存储器、指令译码器、用户数据区、IO端口控制单元、低电压检测模块、数模转换模块、0.3V按键、定时器,工作寄存器、指令译码器均接算数逻辑单元,程序计数器分别接四级堆栈、程序存储器,程序存储器接指令译码器,接算数逻辑单元、工作寄存器、系统中断单元、系统复位单元、程序计数器、用户数据区、IO端口控制单元、低电压检测模块、数模转换模块、0.3V按键、第一定时器和第二定时器均与总线连接。本实用新型专利技术生产成本低,抗干扰性能强,输出信号精度高,降低功耗,实用性强。

【技术实现步骤摘要】

本技术涉及的是一种单片机,具体涉及一种用于防水开关的微控制器
技术介绍
微控制器是将微型计算机的主要部分集成在一个芯片上的单芯片微型计算机,经过这几年的发展,其性能越来越强大,使其应用无处不在,遍及各个领域,例如电机控制、游戏设备、电话、楼宇安全与门禁控制、工业控制与自动化等,而在防水开关的实际应用领域中,微控制器存在抗干扰性能差,输出信号精度不高,功耗高,成本过高的问题,且普通开关暴露在水里,由于水导电,单片机认为开关是导通的,以为有按键按下去,导致误动作,基于此,设计一种用于防水开关的微控制器还是很有必要的。
技术实现思路
针对现有技术上存在的不足,本技术目的是在于提供一种用于防水开关的微控制器,结构简单,设计合理,降低了生产成本,具有很高的抗干扰性能,输出信号精度高,降低了功耗,实用性强。为了实现上述目的,本技术是通过如下的技术方案来实现:一种用于防水开关的微控制器,包括算数逻辑单元、工作寄存器、系统中断单元、系统复位单元、四级堆栈、程序计数器、程序存储器、指令译码器、用户数据区、1端口控制单元、低电压检测模块、数模转换模块、0.3V按键、第一定时器和第二定时器,工作寄存器、指令译码器均接算数逻辑单元,程序计数器分别接四级堆栈、程序存储器,程序存储器接指令译码器,接算数逻辑单元、工作寄存器、系统中断单元、系统复位单元、程序计数器、用户数据区、1端口控制单元、低电压检测模块、数模转换模块、0.3V按键、第一定时器和第二定时器均与总线连接。作为优选,所述的系统中断单元由外部中断模块、低电压中断模块、键盘中断模块、定时器中断模块和ADC转换中断模块连接,低电压中断模块、键盘中断模块、ADC转换中断模块通过总线分别与低电压检测模块、0.3V按键、数模转换模块连接,定时器中断模块通过总线与第一定时器和第二定时器连接。作为优选,所述的系统复位单元由上电复位模块、欠压复位模块、外部复位模块、看门狗组成,任何一种复位发生时,系统将会重新从0000H地址处开始执行指令,另外系统还会将所有的寄存器重置为默认初始值。作为优选,所述的微控制器的P03 口为0.3V按键的检测口,P03 口外接IK Ω对地电阻不触发,外接500 Ω对地电阻触发,该功能触发可唤醒stop状态,且该功能需在系统时钟切为低频时钟时才有效,0.3V按键可以判断这个导通的电阻大小,如果是水电阻,则忽略掉,防止误操作。本技术的有益效果:生产成本低,具有很高的抗干扰性能,输出信号精度高,降低了功耗,实用性强,应用前景广阔。【附图说明】下面结合附图和【具体实施方式】来详细说明本技术;图1为本技术的系统框图。【具体实施方式】为使本技术实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合【具体实施方式】,进一步阐述本技术。参照图1,本【具体实施方式】采用以下技术方案:一种用于防水开关的微控制器,包括算数逻辑单元1、工作寄存器2、系统中断单元3、系统复位单元4、四级堆栈5、程序计数器6、程序存储器7、指令译码器8、用户数据区9、1端口控制单元10、低电压检测模块11、数模转换模块12、0.3V按键13、第一定时器14和第二定时器15,工作寄存器2、指令译码器8均接算数逻辑单元1,程序计数器6分别接四级堆栈5、程序存储器7,程序存储器7接指令译码器8,接算数逻辑单元1、工作寄存器2、系统中断单元3、系统复位单元4、程序计数器6、用户数据区9、10端口控制单元10、低电压检测模块11、数模转换模块12、0.3V按键13、第一定时器14和第二定时器15均与总线连接。值得注意的是,所述的系统复位单元4由上电复位模块401、欠压复位模块402、外部复位模块403、看门狗404组成,任何一种复位发生时,系统将会重新从0000H地址处开始执行指令,另外系统还会将所有的寄存器重置为默认初始值;上电复位模块401和欠压复位模块402会关闭系统主时钟的振荡器,复位解除后才重新打开振荡器,由于振荡器起振和稳定需要一定的时间,所以系统会在1024个时钟周期后开始重新工作;外部复位模块403、看门狗404不会关闭系统主时钟振荡器,所以复位解除后两个时钟周期后即开始工作。此外,所述的系统中断单元3由外部中断模块301、低电压中断模块302、键盘中断模块303、定时器中断模块304和ADC转换中断模块305连接,低电压中断模块302、键盘中断模块303、ADC转换中断模块305通过总线分别与低电压检测模块11、0.3V按键13、数模转换模块12连接,定时器中断模块304通过总线与第一定时器14和第二定时器15连接外部中断、键盘中断、定时器中断等可被CPU状态寄存器MCR的GIE位屏蔽,中断响应过程如下:(I)当发生中断请求时,CPU将相关下一条要执行的指令的地址压栈保存(累加器A和状态寄存器需要软件保护),对中断屏蔽位GIE清0,禁止中断响应,与复位不同,硬件中断不停止当前指令的执行,而是暂时挂起中断直到当前指令执行完成;(2) CPU执行中断时,程序跳到中断向量0008H地址开始执行中断代码,中断代码应该先保存累加器A和状态寄存器,然后判断是哪一个中断响应;(3)执行中断内容后应该恢复累加器A和状态寄存器,然后执行RETIE返回主程序,这时,从堆栈取出PC的值,然后从中断发生时的那条指令的后一条指令继续执行。本【具体实施方式】0.3V按键13的检测口对应微控制器的P03 口,P03 口外接IK Ω对地电阻不触发,外接500 Ω对地电阻触发,该功能触发可唤醒stop状态,且该功能需在系统时钟切为低频当前第1页1 2 本文档来自技高网...

【技术保护点】
一种用于防水开关的微控制器,其特征在于,包括算数逻辑单元(1)、工作寄存器(2)、系统中断单元(3)、系统复位单元(4)、四级堆栈(5)、程序计数器(6)、程序存储器(7)、指令译码器(8)、用户数据区(9)、IO端口控制单元(10)、低电压检测模块(11)、数模转换模块(12)、0.3V按键(13)、第一定时器(14)和第二定时器(15),工作寄存器(2)、指令译码器(8)均接算数逻辑单元(1),程序计数器(6)分别接四级堆栈(5)、程序存储器(7),程序存储器(7)接指令译码器(8),接算数逻辑单元(1)、工作寄存器(2)、系统中断单元(3)、系统复位单元(4)、程序计数器(6)、用户数据区(9)、IO端口控制单元(10)、低电压检测模块(11)、数模转换模块(12)、0.3V按键(13)、第一定时器(14)和第二定时器(15)均与总线连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:沈怿皓于涛林茂
申请(专利权)人:上海中基国威电子有限公司
类型:新型
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1