温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本申请提供一种修复保持时间违例的方法,方法包括:获取FPGA的网络表和布局结果;网络表包括目标发送单元和目标接收单元的连接关系,布局结果包括目标发送单元和目标接收单元各自的布局坐标;目标发送单元和目标接收单元受同一时间信号驱动;基于目标发送...该专利属于京微齐力(北京)科技股份有限公司所有,仅供学习研究参考,未经过京微齐力(北京)科技股份有限公司授权不得商用。
温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本申请提供一种修复保持时间违例的方法,方法包括:获取FPGA的网络表和布局结果;网络表包括目标发送单元和目标接收单元的连接关系,布局结果包括目标发送单元和目标接收单元各自的布局坐标;目标发送单元和目标接收单元受同一时间信号驱动;基于目标发送...