一种面积优化的延时电路和方法技术

技术编号:9836195 阅读:154 留言:0更新日期:2014-04-02 01:08
本发明专利技术提供一种基于面积优化的延时电路和方法,该延时电路包括电流源,开关,整形电路,PNP双极管和电容,电流源提供集电极电流,PNP管的基极电流对电容充电。本发明专利技术提供的基于面积优化的延时电路和方法,利用基极电流与PNP双极管电流方法倍数成反比,且基极电流较小的特性,仅需较小的面积的电容即可达到信号延时输出的目的,电路结构简单,可广泛应用。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种基于面积优化的延时电路和方法,该延时电路包括电流源,开关,整形电路,PNP双极管和电容,电流源提供集电极电流,PNP管的基极电流对电容充电。本专利技术提供的基于面积优化的延时电路和方法,利用基极电流与PNP双极管电流方法倍数成反比,且基极电流较小的特性,仅需较小的面积的电容即可达到信号延时输出的目的,电路结构简单,可广泛应用。【专利说明】
本专利技术属于为电子电路设计技术,涉及。
技术介绍
延时电路可以广泛应用于各种电路中。延时电路的实现方法多种多样,通常是使用RC电路实现,或是使用数字计时延时。在芯片设计时,由于面积有限,当需要较大时间延时时,RC电路通常外接电容,使用芯片内部电流对外部电容充电,用此方法来减小所需电容在芯片占用的面积,这种方法增加了外围器件个数。使用数字计时延时的方法实现较长时间延时时,所需的触发器数量也随时间的加长而增加,如果时钟源出现偏差,那么设计与实际获得的时钟偏差与延时时间成正比。
技术实现思路
本专利技术提供一种基于面积优化的延时电路和方法,该方法利用基极电流与双极PNP管电流倍数成反比的特性,使芯片内部仅需较小面积本文档来自技高网...

【技术保护点】
一种面积优化的延时电路,其特征在于:包括用于提供偏置电流的电流源模块,用于得到延时电平的充电模块和用于将延时电平转变为逻辑电平的电平整形模块;所述电流源模块、充电模块和电平整形模块串联。

【技术特征摘要】

【专利技术属性】
技术研发人员:田泽邵刚韩炜蔡叶芳郎静李世杰
申请(专利权)人:中国航空工业集团公司第六三一研究所
类型:发明
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1