【技术实现步骤摘要】
【国外来华专利技术】接收电路及接收机
本专利技术涉及接收在无线通信中发送的信号的接收电路及接收机。
技术介绍
直接变换方式的接收机,与超外差方式的接收机相比,可实现接收机的小型化、接收机的轻量化,而且降低接收机的消耗功率。由此,蜂窝接收机与IEEE (Institute ofElectrical and Electronics Engineers ;电气和电子工程师学会)802.11a / b / g 的各通信标准对应的接收机同样,在处理毫米波的高频信号的接收机中也使用直接变换方式的优点大。在直接变换方式的接收机中,在将高频的接收信号下变频为基带的接收信号的情况下,在接收机的电路结构中发生特有的DC偏移。对此,例如专利文献1所示的直接变换方式的接收机,可变增益放大器和A / D变换器之间的信号路径中插入高通滤波器,通过构成高通滤波器的电容器除去DC偏移。但是,在信号路径中插入高通滤波器时,接收机中的AGC (Automatic Gain Control ;自动增益控制)的收敛时间加长。现有技术文献专利文献专利文献1:本国特开平10-247953号公报
技术实现思路
专利技术要解决的问题本专利技术人研究了用于降低DC偏移的接收电路及接收机。但是,在以往的接收电路及接收机中使用高频信号(例如毫米波)时,难以得到充分降低DC偏移的接收电路及接收机。本专利技术鉴于上述以往的情况而完成,目的在于提供校正与根据AGC期间内的HPF的截止频率的设定而发生的VGA的增益下降量对应的增益,防止AGC期间及信号接收期间中接收信号的差错率的上升的接收电路及接收机。解决问题的方案本专利技术是 ...
【技术保护点】
接收电路,包括:混频器,将高频的接收信号变频而输出基带的接收信号;至少一个VGA,使用规定的增益,放大所述基带的接收信号;至少一个HPF,在所述放大后的所述接收信号中,阻断低于第1截止频率的频带的接收信号;ADC,将所述HPF的输出信号进行AD变换而输出数字的接收信号;处理器,将所述ADC的输出信号进行解调;AGC控制单元,在AGC期间内,输出与对所述VGA设定的所述规定的增益对应的增益码;以及VGA增益校正单元,对所述规定的增益进行规定量校正,所述AGC控制单元在所述AGC期间的开始时,将所述HPF的截止频率设定为比所述第1截止频率高的第2截止频率,在所述AGC期间的结束前,将所述HPF的截止频率设定为所述1截止频率,所述VGA增益校正单元在所述HPF的截止频率被设定为所述第2截止频率后,将所述增益的校正量设定为第1校正量,在所述HPF的截止频率被设定为所述第1截止频率后,将所述增益的校正量设定为比所述第1校正量小的第2校正量。
【技术特征摘要】
【国外来华专利技术】2011.09.26 JP 2011-2096551.接收电路,包括:混频器,将高频的接收信号变频而输出基带的接收信号;至少一个VGA,使用规定的增益,放大所述基带的接收信号;至少一个HPF,在所述放大后的所述接收信号中,阻断低于第1截止频率的频带的接收信号;ADC,将所述HPF的输出信号进行AD变换而输出数字的接收信号;处理器,将所述ADC的输出信号进行解调;AGC控制单元,在AGC期间内,输出与对所述VGA设定的所述规定的增益对应的增益码;以及 VGA增益校正单元,对所述规定的增益进行规定量校正,所述AGC控制单元在所述AGC期间的开始时,将所述HPF的截止频率设定为比所述第1截止频率高的第2截止频率,在所述AGC期间的结束前,将所述HPF的截止频率设定为所述1截止频率,所述VGA增益校正单元在所述HPF的截止频率被设定为所述第2截止频率后,将所述增益的校正量设定为第1校正量,在所述HPF的截止频率被设定为所述第1截止频率后,将所述增益的校正量设定为比所述第1校正量小的第2校正量。2.如权利要求1所述的接收电路,所述第1校正量和所述第2校正量之差,等于起因于将所述HPF的截止频率设定到所述第2截止频率而发生的所述增益的增益下降量。3.如权利要求1或2所述的接收电路,所述VGA增益校正单元基于来自所述AGC控制单元的校正指示,对确定所述增益的校正量的增益校正码进行计算,所述接收电路还包括:加法器,将由所述VGA增益校正单元算出的所述增益校正码和从所述AGC控制单元输出的所述增益码相加并输出到所述至少一个VGA。4.如权利要求3所述的接收电路,所述VGA增益校正单元将所述增益校正码,在所述HPF的截止频率被设...
【专利技术属性】
技术研发人员:北村辽,
申请(专利权)人:松下电器产业株式会社,
类型:
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。