当前位置: 首页 > 专利查询>索尼公司专利>正文

差分环形振荡电路、装置以及振荡控制方法制造方法及图纸

技术编号:9767998 阅读:220 留言:0更新日期:2014-03-15 22:16
本发明专利技术涉及差分环形振荡电路、装置以及振荡控制方法。一种差分环形振荡电路,包括:差分环形振荡单元,输入有2相信号并且延迟和输出2相输入信号的延迟电路以偶数级连接成环形、第一和第二共模电平检测单元,分别检测在所述差分环形振荡单元的偶数级的一个延迟电路的所述2相输入信号处于相同的预定电平和在所述差分环形振荡单元的奇数级的一个延迟电路的2相输入信号处于相同的预定电平,以及第一和第二开关,当所述第一和第二共模电平检测单元分别检测到相同的预定电平时,将延迟所述2相输入信号的所述延迟电路的2相输出信号中的一个设定为特定的电位。

【技术实现步骤摘要】

本公开涉及差分环形振荡电路、包括差分环形振荡电路的装置以及控制差分环形振荡电路的振荡控制方法。
技术介绍
包括偶数级延迟电路的差分环形振荡电路已作为时钟发生电路被用在各种装置中。例如,包含偶数级延迟电路的差分环形振荡电路已被用作这样一种时钟发生电路,所述时钟发生电路将时钟供给至包含在有线通信装置中并且并联的多个触发器。在包含在有线通信设备且并联的触发器中,从参考相位移位1/2周期或者1/4周期的多相位时钟是必须的。在包含在无线通信装置中的正交调制器或者正交解调器中,从参考相位移位1/4周期的多相位时钟也是必须的。当移位1/2周期或者1/4周期的所相位时钟是必须的时,使用包含偶数级延迟电路的差分环形振荡电路。同时,这样的振荡电路由于振荡状态故障可能进入一种被称为死锁的状态,因此在某些情况下不会生成时钟。日本未经审查专利申请公开N0.2009-200662公开了一种当反馈信号的频率超过阀值时用来操作死锁检测电路并利用振荡电路在锁相环路(PLL)电路中恢复正常振荡状态的技术。
技术实现思路
在振荡电路中,有必要避免上述死锁的发生。然而,在实际中,由于振荡状态故障,死锁可以很容易发本文档来自技高网...

【技术保护点】
一种差分环形振荡电路包括:差分环形振荡单元,在所述差分环形振荡单元中,输入有2相信号并且延迟和输出2相输入信号的延迟电路以偶数级连接成环形;第一共模电平检测单元,检测在所述差分环形振荡单元的偶数级的一个延迟电路的所述2相输入信号处于相同的预定电平;第一开关,当所述第一共模电平检测单元检测到所述相同的预定电平时,所述第一开关将延迟所述2相输入信号的所述延迟电路的2相输出信号中的一个设定为特定的电位;第二共模电平检测单元,检测在所述差分环形振荡单元的奇数级的一个延迟电路的所述2相输入信号处于所述相同的预定电平;以及第二开关,当所述第二共模电平检测单元检测到所述相同的预定电平时,所述第二开关将延迟所...

【技术特征摘要】
2012.08.27 JP 2012-1867251.一种差分环形振荡电路包括: 差分环形振荡单元,在所述差分环形振荡单元中,输入有2相信号并且延迟和输出2相输入信号的延迟电路以偶数级连接成环形; 第一共模电平检测单元,检测在所述差分环形振荡单元的偶数级的一个延迟电路的所述2相输入信号处于相同的预定电平; 第一开关,当所述第一共模电平检测单元检测到所述相同的预定电平时,所述第一开关将延迟所述2相输入信号的所述延迟电路的2相输出信号中的一个设定为特定的电位;第二共模电平检测单元,检测在所述差分环形振荡单元的奇数级的一个延迟电路的所述2相输入信号处于所述相同的预定电平;以及 第二开关,当所述第二共模电平检测单元检测到所述相同的预定电平时,所述第二开关将延迟所述2相输入信号的所述延迟电路的所述2相输出信号中的一个设定为所述特定的电位。2.根据权利要求1所述的差分环形振荡电路,其中,由所述第一开关和所述第二开关设定的所述特定的电位是地电位。3.根据权利要求1所述的差分环形振荡电路,其中,所述第一共模电平检测单元和所述第二共模电平检测单元被配置为将所述2相输入信号相加的加法器。4.根据权利要求1所述的差分环形振荡电路, 其中,所述第一共模电平检测单元和所述第二共模电平检测单元包括根据相应相位的输入信号的电平而导通或者截止的第一晶体管和第二晶体管;以及 其中,所述第一开关和所述第二开关包括在所述第一晶体管和所述第二晶体管两者的状态相同时导通的第三晶体管。5.根据权利要求1所述的差分环形振荡电路,其中,所述第一共模电平检测单元和所述第二共模电平检测单元被配置为NOR门。6.根据权利要求1所述的差分环形振荡电路, 其中,包含在所述差分环形振...

【专利技术属性】
技术研发人员:丸子健一片仓雅幸
申请(专利权)人:索尼公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1