具有主存储单元和需要预设操作的辅存储单元的半导体设备制造技术

技术编号:9643123 阅读:122 留言:0更新日期:2014-02-07 02:34
一种用于将输入数据传输到非易失性存储器设备的半导体设备。该半导体设备包括包含多个数据单元的虚拟页面缓冲器;包括对应的多个数据单元的屏蔽缓冲器;控制逻辑电路,用于(i)当接收到触发时将每个屏蔽缓冲器数据单元设置为第一逻辑状态;(ii)将输入数据写入所选虚拟页面缓冲器数据单元;和(iii)将与所选虚拟页面缓冲器数据单元相对应的那些屏蔽缓冲器数据单元设置为不同逻辑状态;屏蔽逻辑电路,配置为通过对于每个虚拟页面缓冲器数据单元将从该虚拟页面缓冲器数据单元读取的数据和对应屏蔽缓冲器数据单元的逻辑状态组合在一起来产生屏蔽的输出数据;和输出接口,配置为向该非易失性存储器设备释放该屏蔽的输出数据。

【技术实现步骤摘要】
【专利摘要】一种用于将输入数据传输到非易失性存储器设备的半导体设备。该半导体设备包括包含多个数据单元的虚拟页面缓冲器;包括对应的多个数据单元的屏蔽缓冲器;控制逻辑电路,用于(i)当接收到触发时将每个屏蔽缓冲器数据单元设置为第一逻辑状态;(ii)将输入数据写入所选虚拟页面缓冲器数据单元;和(iii)将与所选虚拟页面缓冲器数据单元相对应的那些屏蔽缓冲器数据单元设置为不同逻辑状态;屏蔽逻辑电路,配置为通过对于每个虚拟页面缓冲器数据单元将从该虚拟页面缓冲器数据单元读取的数据和对应屏蔽缓冲器数据单元的逻辑状态组合在一起来产生屏蔽的输出数据;和输出接口,配置为向该非易失性存储器设备释放该屏蔽的输出数据。【专利说明】具有主存储单元和需要预设操作的辅存储单元的半导体设备本申请为申请号为200980151065.3、申请日为2009年12月17日、专利技术名称为“具有主存储单元和需要预设操作的辅存储单元的半导体设备”的申请的分案申请。
技术介绍
闪速存储器设备包括核心存储块内的存储单位和页面缓冲器、以及用于与控制器交换数据的外围电路。由于消费市场上引入了闪速存储器设备,所以它们已经获得广泛的传播和认可,本文档来自技高网...

【技术保护点】
一种计算机可读存储介质,用于存储在被处理时用于提供半导体设备的指令,该半导体设备被配置为:保持包括多个数据单元的虚拟页面缓冲器;保持包括多个数据单元的屏蔽缓冲器,该屏蔽缓冲器的每个数据单元对应于该虚拟页面缓冲器的相应一个数据单元;当接收到触发时设置该屏蔽缓冲器的每个数据单元为第一逻辑状态;向该虚拟页面缓冲器的所选数据单元中写数据并且将与该虚拟页面缓冲器的该所选数据单元相对应的该屏蔽缓冲器的那些数据单元设置为与该第一逻辑状态不同的第二逻辑状态;通过对于该虚拟页面缓冲器的每个数据单元组合从该虚拟页面缓冲器的每个数据单元读取的数据和该屏蔽缓冲器的该对应一个数据单元的该逻辑状态,来提供屏蔽的输出数据;...

【技术特征摘要】
...

【专利技术属性】
技术研发人员:潘弘柏
申请(专利权)人:莫塞德技术公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1