一种FPD-LINK LVDS视频传输中DCA位信号编码电路制造技术

技术编号:9609076 阅读:224 留言:0更新日期:2014-01-23 10:32
本实用新型专利技术公开了一种FPD-LINK?LVDS视频传输中DCA位信号编码电路,包括计数器、状态检测单元、状态编码及位置寄存器、8b-10b编码器和控制信号编码及DCA串行输出器;计数器的输出分别与状态检测单元和控制信号编码及DCA串行输出器相连,状态检测单元的输出依次通过状态编码及位置寄存器和8b-10b编码器后连接控制信号编码及DCA串行输出器。本实用新型专利技术利用从外部输入的视频控制信号HS、VS和DE完成状态检测功能,有效地对视频控制信号作状态定位,提供其解码器状态解码信息,生成DCA位串行信号,可处理FPD-LINKLVDS视频控制信号,对输入视频控制信号的各种状态都能正常进行编码。(*该技术在2023年保护过期,可自由使用*)

A DCA bit signal encoding circuit in FPD-LINK LVDS video transmission

The utility model discloses a FPD-LINK? LVDS video transmission DCA signal encoding circuit includes a counter, a state detecting unit, state encoding and position register, 8b-10b encoder and control signal encoding and DCA serial output device; the output of the counter and status detection unit and a control signal encoding and DCA serial output is connected. The output state detection unit sequentially through the state encoding and position register and 8b-10b encoder connection control signal encoding and DCA serial output device. The utility model uses the input from the external video control signal HS, VS and DE to complete the state detection function, effectively state positioning of the video control signals, provide the state of the decoder to decode the information and generate DCA bit serial signal processing FPD-LINKLVDS video control signals, the various states of the input video control signals were normal encoding.

【技术实现步骤摘要】
—种FPD-LINK LVDS视频传输中DCA位信号编码电路
本技术涉及视频的一种FPD-LINK LVDS控制信号DCA位信号产生装置,特别是涉及到一种PFD-LINKII视频传输中DCA位信号编码电路。
技术介绍
串行有效负载优化了 FPD-Link系列的不同芯片组,同时也优化他们支持的那些应用。常见的串行有效负载的参考解释就像28位串行帧。28位串行帧的组成为:24位数据位、2位嵌入式时钟信息和2位用于链接的串行控制位。因此,对于每24位的数据,实际发送的是28位串行位。这就是基本链接的效率24/28(86%)。24位数据被修改为平衡的、随机的和加扰的数据。这样做是为了支持链接上的交流耦合,并在传送相对静态的数据时,有助于减少ISI(码间干扰)的影响。这两个时钟位是固定的,一位高(Cl) 一位低(CO)。两个串行控制位,通常被标注为DCA (A)和DCB⑶,给DES提供信息以恢复数据、链接状态和模式。DCA位支持24位RGB芯片组对串行数据流里的视频同步信号的状态进行编码。DCA位对恢复数据起着关键的作用,而DCA编码方式提供接收端解码的规则。
技术实现思路
本技术的目的在于克服现有技术的不足,提供一种利用从外部输入的视频控制信号HS、VS和DE,很好地完成状态检测功能,有效地对视频控制信号作状态定位,提供其解码器状态解码信息,生成DCA位串行信号的FPD-LINK LVDS视频传输中DCA位信号编码电路。本技术的目的是通过以下技术方案来实现的:一种FPD-LINK LVDS视频传输中DCA位信号编码电路,它包括计数器、状态检测单元、状态编码及位置寄存器、Sb-1Ob编码器和控制信号编码及DCA串行输出器;其中,计数器用于获得循环计数的计数值,为信号编码提供时间信息;状态检测单元用于对输入信号进行状态检测,并在计数值周期内记录其相关状态的信息;状态编码及位置寄存器对状态检测单元提供的状态信息进行状态编码和状态切换时的计数位置寄存;8b-10b编码器将信息进行二次编码,将Sb数据转化为IOb数据;控制信号编码及DCA串行输出器将IOb数据按照一定顺序串行输出,形成串行输出的DCA信号;计数器的输出分别与状态检测单元和控制信号编码及DCA串行输出器相连,状态检测单元的输出依次通过状态编码及位置寄存器和Sb-1Ob编码器后连接控制信号编码及DCA串行输出器。所述的输入信号包括HS信号、VS信号和DE信号。本技术的有益效果是:1、利用从外部输入的视频控制信号HS、VS和DE,很好地完成状态检测功能,有效地对视频控制信号作状态定位,提供其解码器状态解码信息,生成DCA位串行信号,可处理FPD-LINK LVDS视频控制信号,对输入视频控制信号的各种状态都能正常进行编码;2、集成一个保护机制,Sb-1Ob器的二次编码设置,使得DCA位更能抑制由传输中带来的误差干扰,所有的编码电路都是基于一个简单的计数器,整个编码过程控制有序。【附图说明】图1为本技术的系统结构示意图;图2为本技术的HS信号状态检测及位置图;图3为本技术的DE信号状态检测及位置图;图4为本技术的VS信号状态检测及位置图;图5为本技术HS、VS和DE信号状态编码图;图6为本技术控制信号编码及DCA位串行输出图。【具体实施方式】下面结合附图和具体实施例进一步说明本技术的技术方案,但本技术所保护的内容不局限于以下所述。如图1所示,一种FPD-LINK LVDS视频传输中DCA位信号编码电路,它包括计数器、状态检测单元、状态编码及位置寄存器、Sb-1Ob编码器和控制信号编码及DCA串行输出器;其中,计数器用于获得循环计数的计数值周期,如选择周期为130,为信号编码提供时间信息;状态检测单元用于对输入信号进行状态检测,并在计数值周期130内记录其相关状态的信息;状态编码及位置寄存器对状态检测单元提供的状态信息进行状态编码和状态切换时的计数位置寄存;8b-10b编码器将信息进行二次编码,将Sb数据转化为IOb数据,以提高信息抗干扰能力;控制信号编码及DCA串行输出器将IOb数据按照一定顺序串行输出(如选择周期为130时,将IOb数据按顺序组成13个IOb数据,再按串行输出这130个比特数据),形成串行输出的DCA信号;计数器的输出分别与状态检测单元和控制信号编码及DCA串行输出器相连,状态检测单元的输出依次通过状态编码及位置寄存器和Sb-1Ob编码器后连接控制信号编码及DCA串行输出器。所述的输入信号包括HS信号、VS信号和DE信号。本技术的FPD-LINK LVDS视频传输中DCA位信号编码电路的工作过程包括以下步骤:S1:对输入控制信号DE、HS和VS进行编码,检测DE、HS和VS信号的上升沿和下降沿;S2:计数器以一固定值为周期循环计数,如选择周期为130,分别取得DE、HS和VS的上升沿和下降沿对应的计数器数值寄存;S3:在固定周期内的不同区间内将DE信号和行场信号的状态码与上升下降沿处的定位信息送至8b_10b编码器转换成IOb数据,并把该数据的每一位在固定周期内赋值给DCA位,实现以固定值为周期循环的DE、HS和VS信号编码。步骤S3中的行场信号包括HS信号和VS信号,其中,HS信号为行信号,VS信号为场信号。如图2和图3所示,HS和DE信号在固定周期130内有6个状态,即先下降后上升、先上升后下降、单个下降沿、单个上升沿、高电平状态和低电平状态,分别对应编码为3比特数据100、101、010、011、001和000,同时由计数器记录出现下降沿和上升沿的位置,由图中HS_L0C1和HS_LOC2来表示HS信号出现上升沿和下降沿信息的位置,图中DE_L0C1和DE_LOC2来表示DE信号出现下降沿和上升沿信息的位置。如图4所示,VS信号在固定周期130内只有4个状态,即单个下降沿、单个上升沿、高电平状态和低电平状态,分别对应编码为2比特数10、11、01和00,同时由计数器记录出现下降沿或上升沿的位置,并由图中的VS_L0C1来表示VS信号出现沿信息的位置。如图5所示,HS和DE分别有3比特状态编码信息,VS有2比特状态编码信息,组成一个 8 位的寄存器信息 state_code,同时 HS_L0C1、HS_L0C2、DE_L0C1、DE_L0C2 和 VS_L0C1也是8位计数器数值,经上这些数据经过Sb-1Ob转换成6个10比特数据。图6为固定周期130内DCA位串行输出的数据,在固定周期内所获取的信息按一定顺序编码,即 state_code、HS_L0C1、HS_L0C2、VS_L0C1、DE_L0C1、DE_L0C2、0、0、0、252、252、252、252。以上数据都是8b_10b编码转换后的10比特数据,总共130位数据,DCA位串行输出即按这130位数据高位依次进行串行输出。本说明书(包括任何附加权利要求、摘要和附图)中公开的任一特征,除非特别叙述,均可被其他等效或具有类似目的的替代特征加以替换。即,除非特别叙述,每个特征只是一系列等效或类似特征中的一个例子而已。尽管本技术结合优选实施例方式进行描述,但本领域技术人员应当理解,在不背离本技术的精神和本文档来自技高网...

【技术保护点】
一种FPD?LINK?LVDS视频传输中DCA位信号编码电路,其特征在于:它包括计数器、状态检测单元、状态编码及位置寄存器、8b?10b编码器和控制信号编码及DCA串行输出器;其中,计数器用于获得循环计数的计数值,为信号编码提供时间信息;状态检测单元用于对输入信号进行状态检测,并在计数值周期内记录其相关状态的信息;状态编码及位置寄存器对状态检测单元提供的状态信息进行状态编码和状态切换时的计数位置寄存;8b?10b编码器将信息进行二次编码,将8b数据转化为10b数据;控制信号编码及DCA串行输出器将10b数据按照一定顺序串行输出,形成串行输出的DCA信号;计数器的输出分别与状态检测单元和控制信号编码及DCA串行输出器相连,状态检测单元的输出依次通过状态编码及位置寄存器和8b?10b编码器后连接控制信号编码及DCA串行输出器。

【技术特征摘要】
1.一种FPD-LINK LVDS视频传输中DCA位信号编码电路,其特征在于:它包括计数器、状态检测单元、状态编码及位置寄存器、Sb-1Ob编码器和控制信号编码及DCA串行输出器;其中,计数器用于获得循环计数的计数值,为信号编码提供时间信息;状态检测单元用于对输入信号进行状态检测,并在计数值周期内记录其相关状态的信息;状态编码及位置寄存器对状态检测单元提供的状态信息进行状态编码和状态切换时的计数位置寄存;8b-10b编码器将信息进行二次...

【专利技术属性】
技术研发人员:陈庆华
申请(专利权)人:成都国腾电子技术股份有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1