信号处理电路、逆变器电路、缓冲电路、电平移位器、触发器、驱动电路、显示装置制造方法及图纸

技术编号:8660130 阅读:172 留言:0更新日期:2013-05-02 07:41
本信号处理电路包括:第一及第二输入端子;输出端子;第一输出部,该第一输出部包含自举电容,并与第二输入端子及输出端子相连接;第二输出部,该第二输出部与上述第一输入端子、第一电源以及输出端子相连接;以及电荷控制部,该电荷控制部与上述第一输入端子相连接,并对上述自举电容的电荷进行控制,上述电荷控制部与第一输出部经由将两者之间进行电连接或者切断的中继部相连接,上述电荷控制部中设置有与第二电源相连接的电阻。由此,能够提高自举型信号处理电路的可靠性。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及显示装置中所使用的信号处理电路。
技术介绍
专利文献1(参照图31)中揭示了使用η沟道晶体管TrlOl Trl05的自举型逆变器电路。在图31的逆变器电路中,若向IN端子输入“高电位(High) ”,则Trl05导通,向OUT端子输出VSS(Low)。若IN端子在该状态下变成“低电位(Low) ”,则TrlOl截止,Trl02导通,使节点η充电至VDD-Vth (Vth是η沟道晶体管的阈值)。若由于该充电导致电流流过Trl04(=Trl04的源极电位上升),则会发生由自举电容ClOl所引起的节点η的电位上扬,节点η变为VDD-Vth+ α。由此,向OUT输出没有阈值下降的VDD (High)。[现有技术文献][专利文献]专利文献1:日本公开专利公报特开2008-268261 (公开日2008年9月27日)
技术实现思路
[专利技术所要解决的技术问题]然而,当ClOl足够大时,上扬电位α到达VDD附近(S卩,节点η变为2XVDD_Vth附近的高电位),Trl03可能会劣化或损坏。本专利技术的目的在于提高自举型的信号处理电路的可靠性。[解决技术问题所采用的技术方案]本信号处理本文档来自技高网...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】2010.09.02 JP 2010-1972041.一种信号处理电路,其特征在于, 所述信号处理电路包括:第一及第二输入端子;输出端子;第一输出部,该第一输出部包含自举电容,并与第二输入端子及输出端子相连接;第二输出部,该第二输出部与所述第一输入端子、第一电源以及输出端子相连接;以及电荷控制部,该电荷控制部与所述第一输入端子相连接,并对所述自举电容的电荷进行控制, 所述电荷控制部与第一输出部经由将两者之间进行电连接或者切断的中继部相连接,所述电荷控制部中设置有与第二电源相连接的电阻。2.如权利要求1所述的信号处理电路,其特征在于, 所述第一输出部中包含第一晶体管,该第一晶体管的控制电极与一个导通电极经由自举电容相连接,且另一个导通电极与第二输入端子相连接,并且所述一个导通电极与输出端子相连接, 所述第二输出部中包含第二晶体管,该第二晶体管的一个导通电极与第一电源相连接,并且另一个导通电极与输出端子相连接,且控制电极与第一输入端子相连接, 所述电荷控制部中包含第三晶体管,该第三晶体管的一个导通电极与第一电源相连接,并且另一个导通电极经由所述电阻与第二电源相连接,且控制电极与第一输入端子相连接, 所述中继部中包含第四晶体管,该第四晶体管的一个导通电极与第一晶体管的控制端子相连接,并且另一个导通电极与第三晶体管的另一个导通电极相连接,且控制电极与第二电源相连接。3.如权利要求1所述的信号处理电路,其特征在于, 向第二输入端子输入来自第二电源的信号。4.如权利要求1所述的信号处理电路,其特征在于, 向第二输入端子输入时钟信号。5.如权利要求2所述的信号处理电路,其特征在于, 第一 第四晶体管是相同导电类型。6.如权利要求2所述的信号处理电路,其特征在于, 所述电阻由构成各晶体管沟道的材料形成。7.如权利要求1所述的信号处理电路,其特征在于, 所述信号处理电路包括:反转输出端子;第三输出部,该第三输出部包含所述自举电容以外的...

【专利技术属性】
技术研发人员:村上祐一郎佐佐木宁山本悦雄
申请(专利权)人:夏普株式会社
类型:
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1