一种宏单元、二进制码到温度计码的译码方法及译码电路技术

技术编号:8657415 阅读:1083 留言:0更新日期:2013-05-02 01:15
本发明专利技术公开了一种宏单元,该宏单元包括一个二输入的或门和一个二输入的与门。应用该宏单元的二进制码到温度计码的译码方法逻辑深度小。同时,本发明专利技术公开了一种二进制码到温度计码的译码方法,该方法包括将n位数字信号划分为基数为2的二进制码;将得到的基数为2的二进制码输入到2-to-3译码单元;将二进制码译成温度计码;将得到的温度计码连续组合到该宏单元的阵列,得到n-to-2n-1的译码。该方法逻辑深度小、无需匹配延时路径。本发明专利技术还公开了一种二进制码到温度计码的译码电路,该电路是根据该译码方法由2-to-3译码单元连续组合到该宏单元的阵列构建而成的。该电路在版图布局时布局简单。

【技术实现步骤摘要】

本专利技术涉及数字模拟转换器中二进制码到温度计码的译码方法
,特别涉及一种宏单元、二进制码到温度计码的译码方法及译码电路
技术介绍
DAC是一种将数字信号转换为以电流、电压或者电荷的形式存在的模拟信号的设备。在很多数字系统中,信号以数字方式存储和传输,数字模拟转换器可以将这种数字信号转换为模拟信号,从而使它们能够被外界识别。在显示技术中,DAC负责将输入的数字信号转换成显示器能够识别的模拟信号。现有技术中,DAC设计中常用的结构包括电压型、电荷型和电流型三种。电流型DAC由于具有速度快,精度高且对寄生参数不敏感等优点而被广泛地应用。电流型DAC又分为二进制加权型DAC、温度计码型DAC和分段式DAC。其中,分段式DAC由于结合了二进制加权型DAC结构简单、面积小和温度计码型DAC单调性好、误差小的优点,是一种最常用的DAC结构。分段式DAC是将X位的输入数字信号分成m+n位,其中,m为温度计码型,η位为二进制加权型,为了保证性能,温度计码型为高m位,二进制码为低η位。例如,14位的分段式DAC,如果采用8+6的分段方式,即高8位采用温度计码型结构,低6位采用二进制加权型结构本文档来自技高网...

【技术保护点】
一种宏单元,包括一个二输入的或门和一个二输入的与门,其特征在于,所述二输入的或门的一个输入端口用于接收次决定输入信号,所述二输入的或门的另一个输入端口用于接收低位译码,所述二输入的与门的一个输入端口用于接收主决定输入信号,所述二输入的与门的另一个输入端口连接于所述二输入的或门的输出端,所述译码由所述二输入的与门的输出端输出0为有效输出的输出;或者,所述二输入的与门的一个输入端口用于接收次决定输入信号,所述二输入的与门的另一个输入端口用于接收低位译码,所述二输入的或门的一个输入端口用于接收主决定输入信号,所述二输入的或门的另一个输入端口连接于所述二输入的与门的输出端,所述译码由所述二输入的或门的...

【技术特征摘要】
1.一种宏单元,包括一个二输入的或门和一个二输入的与门,其特征在于,所述二输入的或门的一个输入端口用于接收次决定输入信号,所述二输入的或门的另一个输入端口用于接收低位译码,所述二输入的与门的一个输入端口用于接收主决定输入信号,所述二输入的与门的另一个输入端口连接于所述二输入的或门的输出端,所述译码由所述二输入的与门的输出端输出O为有效输出的输出;或者, 所述二输入的与门的一个输入端口用于接收次决定输入信号,所述二输入的与门的另一个输入端口用于接收低位译码,所述二输入的或门的一个输入端口用于接收主决定输入信号,所述二输入的或门的另一个...

【专利技术属性】
技术研发人员:赵博华黄苒杜寰罗家俊韩郑生
申请(专利权)人:中国科学院微电子研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1