数据和时钟间的相位差的校正装置制造方法及图纸

技术编号:8491942 阅读:203 留言:0更新日期:2013-03-28 22:55
本发明专利技术公开了数据和时钟间的相位差的校正装置与相关方法,该相位校正装置,其包含有:一可调延迟电路,依据一延迟控制信号以延迟一第一输入信号与一第二输入信号中的至少一个,以产生一第一延迟输入信号以及一第二延迟输入信号;一相位检测电路,检测该第一延迟输入信号以及该第二延迟输入信号间的相位差,以输出一相位差信号;一电荷泵与一电容,依据该相位差信号以输出一电压信号;一比较电路,依据该电压信号的大小以输出一比较结果;以及一数字控制电路,用以依据该比较结果来输出该延迟控制信号。

【技术实现步骤摘要】
数据和时钟间的相位差的校正装置
本专利技术涉及电子电路,尤指一种数据和时钟间的相位差的校正装置与相关方法。
技术介绍
信号传输会有一种情况出现:数据信号(data)和同频率的时钟信号(clock)由发射器打出,其间相位差(phaseerror)是0.5π(也就是相位差90度),于是时钟信号边沿(edge)正好在数据信号中间(如图1A),接收器利用这个时钟信号对数据信号进行取样时便不会出错。但是由于各种因素,接收端看到的数据信号和时钟信号并非有0.5π的相位差(例如是图1B/1C),如果时钟信号的边沿和数据信号的边沿接近,就有可能造成取样错误。因此,需要一种有效的装置与方法来把接收到的数据信号和时钟信号的相位差校正到0.5π,有助于降低数据信号的取样出错的机率。此外,已知技术无法适用于时钟信号的频率的变化范围很大的应用。因此,需要一种有效的装置与方法来把接收到的数据信号和时钟信号的相位差校正到0.5π,且适用于大频段的数据/时钟的相位校正技术。
技术实现思路
鉴于此,如何减轻或解决数据信号的取样出错机率的问题,以有效提升传输质量,实为业界有待解决的问题。鉴于此,如何减轻或解决大频段的数据/本文档来自技高网...
数据和时钟间的相位差的校正装置

【技术保护点】
一种相位校正装置,其包含有:一可调延迟电路,接收一第一输入信号与一第二输入信号,用以依据一延迟控制信号以延迟该第一输入信号与该第二输入信号中的至少一个,以产生一第一延迟输入信号以及一第二延迟输入信号;一相位检测电路,耦接所述可调延迟电路,接收所述第一延迟输入信号以及所述第二延迟输入信号,并检测所述第一延迟输入信号以及所述第二延迟输入信号间的相位差,以输出一相位差信号;一电荷泵与一电容,耦接所述相位检测电路,依据所述相位差信号以输出一电压信号;一比较电路,耦接所述电容,依据所述电压信号的大小以输出一比较结果;以及一数字控制电路,耦接所述比较电路,用以依据所述比较结果来输出所述延迟控制信号。

【技术特征摘要】
1.一种相位校正装置,其包含有:一可调延迟电路,接收一数据信号与一时钟信号,用以依据一延迟控制信号以延迟该数据信号与该时钟信号中的至少一个,以产生一第一延迟输入信号以及一第二延迟输入信号;一相位检测电路,耦接所述可调延迟电路,接收所述第一延迟输入信号以及所述第二延迟输入信号,并检测所述第一延迟输入信号以及所述第二延迟输入信号间的相位差,以输出一相位差信号;一电荷泵与一电容,耦接所述相位检测电路,依据所述相位差信号以输出一电压信号;一比较电路,耦接所述电容,依据所述电压信号的大小以输出一比较结果;以及一数字控制电路,耦接所述比较电路,用以依据所述比较结果来输出所述延迟控制信号,其中,所述数字控制电路输出一重置信号以重置所述电容的电压至一参考电压,其中,所述可调延迟电路包括有一第一延迟电路以及一第二延迟电路,其中,所述第一延迟电路与所述第二...

【专利技术属性】
技术研发人员:章彬
申请(专利权)人:瑞昱半导体股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1