一种宽带幅度均衡补偿装置制造方法及图纸

技术编号:8388614 阅读:195 留言:0更新日期:2013-03-07 17:58
本发明专利技术涉及一种宽带幅度均衡补偿装置,包括信号输入端、定相耦合器、检波模块、时钟源、A/D电路、FPGA和测试模块;所述的信号输入端与定相耦合器连接,所述的定相耦合器一端与测试模块连接,另一端与检波模块连接,所述的检波模块、A/D电路、FPGA依次连接,所述的FPGA与测试模块连接,所述的时钟源与A/D电路连接。与现有技术相比,本发明专利技术具有设计简洁易行、成本低、稳定性好等优点。

【技术实现步骤摘要】

本专利技术涉及一种宽带相关技术,尤其是涉及一种宽带幅度均衡补偿装置
技术介绍
目前一般的宽带测试装置,对于被测信号的幅度测量值会随着外界环境的变化或者使用时间的增加而发生变化,从而影响幅度测量的准确度。宽带测试装置幅度补偿一般采用以下两种方式I、把校准电缆、校准源和测试装置连接,手动调整频率步进值,测试装置设置相应的频率点,把校准源和测试装置的测量差值保存下来,作为补偿数据;2、把校准电缆、校准源和测试装置连接,并把校准源的网口或GPIB 口与测试装置的网口或GPIB相连,测试装置采用专用的校准程序,软件同时设置校准源和测试装置的频率值,同样把差值保存下来,作为补偿数据。这两种补偿方式都需要外接校准源和校准电缆,且在测量精度要求高的情况下则需要多次连接校准源进行校准,如果频带较宽,则校准时间成倍增长;同时,因为经常需要通过接头连接校准源和测试装置,也带来了测量上的不确定性。而测试装置若要室外工作,则需要多携带一台校准源,也带来诸多不便。
技术实现思路
本专利技术的目的就是为了克服上述现有技术存在的缺陷而提供一种设计简洁易行、成本低、稳定性好的宽带幅度均衡补偿装置。本专利技术的目的可以通过以下技术方案来实现一种宽带幅度均衡补偿装置,其特征在于,包括信号输入端、定相耦合器、检波模块、时钟源、A/D电路、FPGA和测试模块;所述的信号输入端与定相耦合器连接,所述的定相耦合器一端与测试模块连接,另一端与检波模块连接,所述的检波模块、A/D电路、FPGA依次连接,所述的FPGA与测试模块连接,所述的时钟源与A/D电路连接;所述的信号输入端将被测信号输入到定相稱合器中,定相稱合器输出一路给测试模块,输出另一路给检波模块,所述的检波模块将前端信号分成两路,并分别进行处理,处理后发送给A/D电路,A/D电路将两路检波电压转换为数字信号后,发送给FPGA数据处理模块,数据处理模块将前端的两路检波数据分别通过两个不同的比较器,来判定哪路数据有效,将选中有效的数据组输出到线性插值补偿单元,线性插值补偿单元对不同频率下的频响值进行线性内插补偿,然后与数据处理模块处理后的数据进行求和运算,把得到的准确幅度值输出给测试模块,测试模块根据准确幅度值对实际幅度值进行实时修正,以保证幅度测量的精度和准确。还包括恒温槽,所述的定相耦合器、检波模块、时钟源、A/D电路、FPGA放入恒温槽中,保持恒温状态,消除外部温度变化带来的测量的不确定性。所述的频响值为信号在通过恒温槽后不同频率下的幅度补偿值。还包括显示屏,把测量幅值结果实时显示在显示屏。该补充装置通过实时检测被测信号幅度大小作为校准参考,不需要单独接外接校准信号源。所述的检波模块包括功分器、第一固定衰减器、第二固定衰减器、大功率检波模块和小功率检波模块,所述的功分器分别与第一固定衰减器、第二固定衰减器连接,所述的第一固定衰减器与大功率检波模块连接,所述的第二固定衰减器与小功率检波模块连接;所述的功分器将前端信号分成两路,一路通过第一固定衰减器,把信号进行大的衰减,然后进入到大功率检波模块中,检波后的电压通过比例放大,调整有效的检波电压输出范围,送入A/D电路前端;另一路信号通过第二固定衰减器,把信号进行小的衰减,然后进入到小功率检波模块中,检波后的电压通过不同的比例放大,调整有效的检波电压到不同范围,送入A/D电路前端。该补偿装置通过定向耦合器、检波模块和FPGA的方式得到被测信号的幅度大小。与现有技术相比,本专利技术具有以下优点I)设计简洁易行、成本低、稳定性好,可广泛应用于频谱分析仪、射频接收机等测试装置中。2)可实时提供幅度校准补偿数据,不需要中断测试进行单独校准,节省测量时间的同时保证了测量的准确性。3)省去外接校准源及外接电缆,消除多次连接电缆带来的测量不确定性。附图说明图I为本专利技术的结构示意图;图2为本专利技术的检波模块的结构示意图;图3为本专利技术的数据处理模块的结构示意图。具体实施例方式下面结合附图和具体实施例对本专利技术进行详细说明。实施例如图I所示,一种宽带幅度均衡补偿装置,包括信号输入端I、定相耦合器2、检波模块3、时钟源4、A/D电路5、FPGA6、测试模块7和恒温槽8 ;所述的信号输入端I与定相耦合器2连接,所述的定相耦合器2 —端与测试模块7连接,另一端与检波模块3连接,所述的检波模块3、A/D电路5、FPGA6依次连接,所述的FPGA6与测试模块7连接,所述的时钟源4与A/D电路5连接;所述的定相耦合器2、检波模块3、时钟源4、A/D电路5、FPGA6放入恒温槽8中,保持恒温状态,消除外部温度变化带来的测量的不确定性。定相稱合器2 :将被测信号功率稱合输出一路,用于提供给检波模块的功率输入端。如图2所示,检波模块3 :包括功分器31、第一固定衰减器32、第二固定衰减器33、大功率检波模块34和小功率检波模块35,所述的功分器31分别与第一固定衰减器32、第二固定衰减器33连接,所述的第一固定衰减器32与大功率检波模块34连接,所述的第二固定衰减器33与小功率检波模块35连接;所述的功分器31将前端信号分成两路,一路通过第一固定衰减器32,把信号进行大的衰减,然后进入到大功率检波模块34中,检波后的电压通过比例放大,调整有效的检波电压输出范围,送入A/D电路前端;另一路信号通过第二固定衰减器33,把把信号进行小的衰减,然后进入到小功率检波模块35中,检波后的电压通过不同的比例放大,调整有效 的检波电压到不同范围,送入A/D电路前端。如图3所示,数据处理模块前端的两路检波数据,通过两个不同的比较器,判定哪路数据有效,然后选中有效的数据组输出到线性插值补偿单元。A/D电路5 :实时采样检波模块的数据。时钟源4 给A/D提供高速采样时钟FPGA6 :处理A/D后的数据,得到高精度的幅度测量值,并将数据送给测试模块。工作原理信号输入端I将被测信号输入到定相稱合器2中,定相稱合器2输出一路给测试模块7,输出另一路给检波模块3,所述的检波模块3实时计算与被测信号幅度对应的电压值,通过比例放大(缩小)电路,调整电压值大小,以满足与后端的A/D输入接口电压需求。然后通过A/D电路5将对应电压值转换为数字信号后,发送给FPGA6,FPGA6将存储的频响值与A/D电路处理后的值进行求和处理后得到准确幅度值,输出给测试模块7,测试模块7根据准确幅度值对实际幅度值进行实时修正,以保证幅度测量的精度和准确。所述的频响值为信号在通过恒温槽后不同频率下的幅度补偿值。本专利技术可外接CPU和显示屏,并把测量幅值结果实时显示在显示屏上,单独作为一个宽带幅度测量装置;同时也可作为其他测量装置的一个模块,作为实时幅度补偿标准依据。权利要求1.一种宽带幅度均衡补偿装置,其特征在于,包括信号输入端、定相耦合器、检波模块、时钟源、A/D电路、FPGA和测试模块;所述的信号输入端与定相耦合器连接,所述的定相耦合器一端与测试模块连接,另一端与检波模块连接,所述的检波模块、A/D电路、FPGA依次连接,所述的FPGA与测试模块连接,所述的时钟源与A/D电路连接;所述的信号输入端将被测信号输入到定相耦合器中,定相耦合器输出一路给测试模块,输出另一路给检波模块,所述的检波模块将前端信号分成两路,并分别进行处理,处理后发送给本文档来自技高网...

【技术保护点】
一种宽带幅度均衡补偿装置,其特征在于,包括信号输入端、定相耦合器、检波模块、时钟源、A/D电路、FPGA和测试模块;所述的信号输入端与定相耦合器连接,所述的定相耦合器一端与测试模块连接,另一端与检波模块连接,所述的检波模块、A/D电路、FPGA依次连接,所述的FPGA与测试模块连接,所述的时钟源与A/D电路连接;所述的信号输入端将被测信号输入到定相耦合器中,定相耦合器输出一路给测试模块,输出另一路给检波模块,所述的检波模块将前端信号分成两路,并分别进行处理,处理后发送给A/D电路,A/D电路将两路检波电压转换为数字信号后,发送给FPGA数据处理模块,数据处理模块将前端的两路检波数据分别通过两个不同的比较器,来判定哪路数据有效,将选中有效的数据组输出到线性插值补偿单元,线性插值补偿单元对不同频率下的频响值进行线性内插补偿,然后与数据处理模块处理后的数据进行求和运算,把得到的准确幅度值输出给测试模块,测试模块根据准确幅度值对实际幅度值进行实时修正,以保证幅度测量的精度和准确。

【技术特征摘要】

【专利技术属性】
技术研发人员:李成陈爽白皓
申请(专利权)人:上海创远仪器技术股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1