多路相参信号频率合成器制造技术

技术编号:8234909 阅读:209 留言:0更新日期:2013-01-18 19:10
本实用新型专利技术公开了一种多路相参信号频率合成器,包括PC机、母板、控制电路、DDS电路、晶振、PLL、16路混频器和延迟电路,所述控制电路包括一个主控制器和三个从控制器,所述DDS电路包括一个主DDS和三个从DDS,其中主DDS与主控制器相连,三个从DDS与三个从控制器相连,获取控制电路输出的控制信号,所述PLL产生两种信号,分别作为16路混频器的本振信号和中频信号,主DDS和主控制器同时控制从DDS的时钟,从而使四个4路DDS产生高分辨率、低相噪、幅度相位一致性信号,控制电路通过母板获取PC机的控制信号,补偿DDS电路中各个通道的相位、幅度差值。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
一种多路相参信号频率合成器,其特征在于:包括PC机、母板、控制电路、DDS电路、晶振、PLL、16路混频器和延迟电路;所述控制电路包括四个控制器,分别为一个主控制器和三个从控制器,四个控制器通过母板获取PC机的控制信号;所述DDS电路包括四个4路DDS,分别为一个主DDS和三个从DDS,其中主DDS与主控制器相连,三个从DDS分别与三个从控制器对应相连,获取控制电路输出的控制信号;所述PLL的输入端与晶振相连,输出三路信号;其中两路为2800MHz,分别通过一个八功分器送入16路混频器,作为16路混频器的本振信号,另外一路信号为500MHz,通过一个四功分器分为四路,分别作主DDS和三个从DDS的参考时钟信号,产生中频信号送入16路混频器,作为16路混频器的中频信号;所述主DDS同步输出时钟端分为两路;一路经延迟电路产生三路输出,分别连接三个从DDS的同步输入时钟端;另一路经过一个四分频器后送入主控制器的系统时钟输入端,而主控制器的更新时钟控制输出端分别连接四个4路DDS的更新时钟输入端口。

【技术特征摘要】

【专利技术属性】
技术研发人员:张小阳
申请(专利权)人:成都联帮微波通信工程有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1