动态可重构串行总线中基于开关矩阵的数据传输管理方法技术

技术编号:7643369 阅读:211 留言:0更新日期:2012-08-04 22:56
一种动态可重构串行总线中基于开关矩阵的数据传输管理方法,其特征在于:根据通道故障信息,采用轮询方式将存储体数据发送到有效通道上,其中所述轮询方式为:如果此时所有通道均有效,则将存储空间第一个字节的数据发送到1号通道,第二个字节发送到2号通道,依此类推,直到最后一个字节发送完毕或通道出现故障;如果通道中某一路或某几路出现故障,则将所有有效通道按照通道号排列,将存储空间中的数据依次发送到排列的有效通道中而跳过出现故障的通道。本发明专利技术利用通道故障状态表,通过开关矩阵数据传输管理阵列动态管理缓冲区与不定数目通道的数据传输,使数据均衡地分配到有效通道上,实现了故障状态下数据的动态重构。

【技术实现步骤摘要】

本专利技术涉及一种动态可重构串行总线中数据传输管理方法,尤其是一种。
技术介绍
动态可重构高速串行总线(UM-BUS)是针对航空、航天等高可靠应用场合所定义的一种基于M-LVDS (多点低压差分信号)的高速串行总线,采用最多32个通道进行数据的并发传输,这些并发的总线通道本身构成冗余,在故障检测后通过动态切換,动态地将数据均衡分配到有效通道上,实现总线容错。 UM-BUS在通信过程中,采用数据包的形式交互信息,数据传输格式分为长包数据和短包数据。其中长包格式用于大量数据的传输。设备间传输时采用8b/10b编码方式。为实现高速传输,总线的目标是在最多32个通道实现并发传输吋,单通道速率达到100Mbps,在进行大量数据传输时,毎秒需要处理320M字节的数据,总线工作时钟为100Hz,每个时钟周期需要处理4个字节的数据,即需要在每个时钟周期处理四个通道的数据,因此采用四体FIFO结构对数据进行缓冲存储,每个FIFO位宽为ー个字节。在将4个缓冲存储体与不定数目通道进行数据传输映射时,如果采用固定结构,具有逻辑简单的优点,但对于某一条或几条通道发生故障的情形,数据无法均匀分配到通道上,不能实现总线的重构。
技术实现思路
本专利技术的目的在于设计一种,利用通道故障状态表,通过开关矩阵数据传输管理阵列动态管理缓冲区与不定数目通道的数据传输,使数据均衡地分配到有效通道上,实现故障状态下数据的动态重构。本专利技术为实现上述目的所采取的技术方案为一种,其特征在于根据通道故障信息,采用轮询方式将存储体数据发送到有效通道上,其中所述轮询方式为如果此时所有通道均有效,则将存储空间第一个字节的数据发送到I号通道,第二个字节发送到2号通道,依此类推,直到最后ー个字节发送完毕或通道出现故障;如果通道中某一路或某几路出现故障,则将所有有效通道按照通道号排列,将存储空间中的数据依次发送到排列的有效通道中而跳过出现故障的通道。进ー步地,采用四体FIFO在数据传输过程中缓冲数据,并定义ー个4*32的开关矩阵结构,每个时钟周期将四个FIFO存储体与开关矩阵固定4行对应通道进行映射,每个FIFO存储体与本周期对应的四个通道中某一条的对应是不定的,由之前周期的对应关系和通道有效情况决定。进ー步地,上述映射过程是通过流水线方式实现并进行数据传输控制的。进ー步地,采用ニ级流水线方式对数据传输过程进行控制,其中物理层通道的数据存入四个FIFO存储体的过程为在状态I读出第O至3通道有效通道的数据,并计算第O至3通道有效通道的数据存储位置,在状态2,向这四组通道中有效通道存储区写入数据,同时,向第4至7通道的有效通道存储区发出读信号,并计算这四个通道有效通道数据的存储位置,依次类推。进ー步地,通过状态机实现所述映射和传输控制,其中在idle状态下,如果物理层或者处理层通知开始进行数据动态重构,跳转到状态I ;其中物理层通道上的数据向四体FIFO存储的过程为在状态I计算O至3通道的数据存入哪个FIFO存储体,如果此时 0-3通道的数据准备好,所存入FIFO不满则跳转到状态2,并且向物理层存储区域发送读信号,在下ー个周期将数据输出,并向存入的FIFO存储体发送写信号;否则则继续等待;在状态2计算4至7通道的数据的数据存入哪个FIFO存储体,如果此时4-7通道的数据准备好,并且所存入FIFO不满则跳转到状态3,并且向物理层存储区域发送读信号,在下ー个周期将数据输出,并向存入的FIFO存储体发送写信号;否则则继续等待;依次类推;在任意状态下,如果收到传输停止标志信号,则跳转到idle状态。本专利技术实现的解决了动态可重构总线数据动态重构的问题,为动态可重构总线在故障状态下动态重构奠定了基础。附图说明下面将结合附图详细描述本专利技术的实施方式,其中图I表示UM-BUS采用的基于M-LVDS技术的多节点、智能动态冗余的多通道总线拓扑结构图。图2表示总线通信过程中采取的数据包的数据帧格式。图3表示数据的传输过程。图4表示数据缓冲层的四体存储结构。图5表示存储器向物理层通道上发送数据的发送过程。图6表示通道中注入故障时的开关矩阵映射结构。图7表示通过流水线方式实现矩阵映射过程并进行数据传输控制的示意图。 图8表示状态机转换图。具体实施例方式首先结合图1-3介绍动态可重构总线协议。图I表示UM-BUS采用的基于M-LVDS (多点低压差分信号)技术的多节点、智能动态冗余的多通道总线拓扑结构图。其中,m表示总线上的节点数,最大节点数为32 ;n表示通信通道数,最大通道数为32路。节点间通信过程中,如果某几条通道出现故障,可自动屏蔽无效通道,在剰余有效通道上进行通信。在总线通信过程中,采取数据包的形式交互信息。数据传输格式分为长包数据和短包数据,数据帧格式如图2所示。其中,短包数据只包含命令头部分,短包格式主要用于控制类数据的传输或少量数据传输,而长包格式用于大量数据的传输。UM-BUS通信协议划分为3独立层次,从上至下依次分别为处理层、数据链路层、物理层。数据链路层又分为传输缓冲层和传输子层。数据的传输过程如图3所示,发送端从上层接ロ处获得的数据包在处理层构建,存储到数据缓冲层。在传输子层根据有效通道情况将数据包动态均衡地分配到通道上,在物理层对分组数据包进行收发的包装,经过8b/10b编解码转换成比特流传送。接收端8b/10b解码器将IOb数据转换成Sb数据,传输子层将数据进行动态组织,存储到数据缓冲层,经过处理层处理交付上层。总线的目标是在最多32个通道实现并发传输,单通道速率达到100Mbps。下面详细说明动态可重构串行总线数据传输管理方法。数据传输管理部分位于传输子层,发送吋,负责将数据缓冲区数据动态均衡地分配到最多32条物理通道上,接收时,负责将通道数据正确地存储到数据缓冲区中。在设计过程中,需要解决如下问题(I)动态可重构总线最大通道数为32通道,不考虑在通信过程中链路断开2次以上的情况,可用通道情况具有232-1种情況。需要将存储体与不定数量的通道进行动态映射。(2)在32个通道都有效的情况下,接收端32通道中的数据几乎同时到达物理层的存储区域,由于采用8b/10b编码方式,每个数据需要经过10个时钟周期到达另一端,每10个周期传送32个字节的数据,需要在10个时钟周期内将32个通道对应物理层存储区域中的数据存入处理层存储区域。(3)为满足UM-BUS的传输速率,适应总线的数据传输格式,同时便于对数据进行存储,需要对数据缓冲层进行合理设计。本专利技术对数据缓冲层进行如下设计短包数据和命令头部分采用独立的I/O区域进行存储,长包数据主体数据区采用存储缓冲区域存储。数据缓冲采用双ロ存储方式,采用四体FIFO在长包数据传输过程中缓冲主体数据,长包数据主体数据的长度固定为1024字节。通常的处理器接ロ是32位,所以从CPU看过去该存储区域是ー个32位的存储体,存储体深度为256字节。由于物理层采用8b/10b的编码方式,对于任一通道,毎次向物理层传输或存储数据时操作一个字节的数据,对应物理层与存储区的操作也是每次操作一个字节的数据,所以从物理层看过去该存储区域是ー个4*256字节的四体FIFO存储器,如图4所/Jn ο下面说明数据的组织过程。将存储体数据发送到有效通道上,根据通道本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种动态可重构串行总线中基于开关矩阵的数据传输管理方法,其特征在于根据通道故障信息,采用轮询方式将存储体数据发送到有效通道上,其中所述轮询方式为如果此时所有通道均有效,则将存储空间第一个字节的数据发送到I号通道,第二个字节发送到2号通道,依此类推,直到最后ー个字节发送完毕或通道出现故障;如果通道中某一路或某几路出现故障,则将所有有效通道按照通道号排列,将存储空间中的数据依次发送到排列的有效通道中而跳过出现故障的通道。2.根据权利要求I所述的数据传输管理方法,其特征在于采用四体FIFO在数据传输过程中缓冲数据,并定义ー个4*32的开关矩阵结构,每个时钟周期将四个FIFO存储体与开关矩阵固定4行对应通道进行映射,每个FIFO存储体与本周期对应的四个通道中某一条的对应是不定的,由之前周期的对应关系和通道有效情况決定。3.根据权利要求2所述的数据传输管理方法,其特征在于上述映射过程是通过流水线方式实现并进行数据传输控制的。4.根据权利要求3所述的数据传输管理方法,其特征在于采用ニ级流水线方式対数据传输过程进行控制,其中物理层通道的数据存入四个FIFO存储体的过程为在...

【专利技术属性】
技术研发人员:朱晓燕张伟功邓哲乔永强尚媛园关永丁瑞王嘉佳杜瑞
申请(专利权)人:首都师范大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术