便携式消费类电子产品的强制关机电路制造技术

技术编号:7273458 阅读:255 留言:0更新日期:2012-04-15 22:32
本发明专利技术公开了一种便携式消费类电子产品的强制关机电路。该电路的输入端由两个轻触按键开关同时控制,一个为电源键SW1,另一个为任意功能按键SW2。当同时按下电源键开关SW1和按键开关SW2时,三极管Q3、Q4同时关断,三极管Q5导通,使作用在二极管D1、D2阳极和三极管Q1、Q2基极的关机信号PWR_OFF1,PWR_OFF2电平同时为低电平,三极管Q1和Q2同时截止,P沟道MOS管Q7关断,使电源断开。本发明专利技术能够实现强制断电达到关机的目的,避免误操作;可以非常方便的加到便携式消费类电子产品的电路中。而且本发明专利技术全部采用分离式的电子元件电阻、电容、二极管、三极管,降低了成本,可靠性高,且操作简单实用。

【技术实现步骤摘要】

本专利技术涉及一种便携式消费类电子产品的强制关机电路,可应用在所有便携式消费类电子产品上面,无论是电池供电产品还是只使用直流电源的产品。
技术介绍
在日常生活中,笔记本,MID (移动互联网设备),上网本,手机等便携式消费类电子产品,经常由于操作不当或软件不完善等原因会产生死机的现象,或因某些原因导致屡次不能开机后正常运行的现象,这时就需要进行强制关机或者复位;通常的关机功能都是通过芯片来实现,但是并没有真正的关机,关机芯片属于睡眠电路,而且仍在消耗电流。有时关机芯片也会由于一些原因导致里面程序跑飞,而不能正常关机,只能拆掉电池重新上电。这样给用户造成了很多不必要的麻烦。
技术实现思路
本专利技术要解决的技术问题是提供一种便携式消费类电子产品的强制关机电路,能够实现强制断电达到关机的目的,避免误操作。为解决上述技术问题,本专利技术的便携式消费类电子产品的强制关机电路包括电阻Rl 1,其一端与电源3. 3V相连接,另一端与开关SW2相连接,开关SW2的另一端接地;电阻R13的一端与电阻Rll和开关SW2的接点相连接,其另一端与三极管Q4的基极相连接;三极管Q4的集电极通过电阻R12与电源3. 3V相连接,发射极接地;三极管Q3的集电极与三极管Q4的集电极相连接,三极管Q3的发射极接地;三极管Q3的基极与电阻R14的一端相连接;电阻R15和电阻R16的一端与三极管Q3的集电极相连接,电阻R15的另一端接地, 电阻R16的另一端与三极管Q5的基极相连接;三极管Q5的发射极接地,其集电极通过电阻 R14与电源3. 3V相连接;二极管D1、D2的阴极与三极管Q5的集电极相连接;三极管Q6的集电极通过电阻RlO与电源3. 3V相连接,且三极管Q6的集电极与 CPU相连接,三极管Q6的发射极接地,电阻RlO的另一端与三极管Q6的集电极相连接 ’三极管Q6的基极与电阻R8、R9的一端相连接,电阻R9的另一端接地;电阻R8的另一端与电阻R7、R6,电容Cl的一端相连接;电阻R7的另一端通过开关SWl与P沟道MOS晶体管Q7 的漏极相连接;电阻R6的另一端与三极管Ql的基极和电阻R5的一端相连接;电阻R5、电容Cl的另一端接地;三极管Ql的集电极与三极管Q2的集电极和P沟道MOS晶体管Q7的栅极相连接;三极管Ql、Q2的发射极接地;三极管Q2的基极与电阻R4、R3的一端相连接, 电阻R4的另一端接地;电阻R3的另一端与电阻R2的一端连接后,与CPU相连接,电阻R2 的另一端接地;二极管Dl的阳极与三极管Q2的基极相连接,二极管D2的阳极与三极管Ql的基极相连接;3当同时按下电源键开关SWl和按键开关SW2时,三极管Q3、Q4同时关断,三极管Q5 导通,使作用在二极管D1、D2阳极和三极管Q1、Q2基极的关机信号PWR_0FF1,PWR_0FF2电平同时为低,三极管Ql和Q2同时截止,P沟道MOS管Q7关断,使电源断开。本专利技术的实现电路全部采用分离式元件,而且采用的是轻触开关,实行强制断电, 操作十分简单,提升了电路的可靠性。本专利技术不需像其他产品一样,需要触动复位孔,用户操作起来十分不方便。本专利技术没有添加多余的按键,采用和其他按键复用的方式,大大简化了设计。强制关机时只需要同时按下电源键和某个定义用来配合强制关机的普通功能键就能达到关机的目的,同时还可以避免误操作。附图说明下面结合附图与具体实施方式对本专利技术作进一步详细的说明图1-3是本专利技术的强制关机电路一实施例电路原理图;图4是电源键按下上电开机流程图;图5是电源键按下断电关机流程图;图6是双键按下强制关机断电流程图。具体实施例方式在一实施例中所述强制关机电路如图1-3所示。P沟道MOS晶体管Q7的漏极与栅极之间连接有电阻R18,P沟道MOS晶体管Q7的源极作为直流电压的输出端即DC_0UT端。输出信号PWRR_0N#由两个NPN三极管Q1、Q2共同控制,当三极管Ql或三极管Q2 导通时,其集电极输出的PWRR_0N#信号电平就会被拉低,成低电平信号,P沟道MOS管Q7 则导通,直流电源就会接通。只由当两个三极管Q1、Q2同时关断的情况下,输出信号PWRR_ 0N#才会悬浮经上拉电阻RlO拉高,P沟道MOS管Q7就会关断,直流电源即会断开。结合图4所示,所述强制关机电路的上电开机控制流程如下。图2中SWl为电源键,DC_IN (开关SWl与P沟道MOS晶体管Q7的漏极的连接接点)为系统的前端直流输入电压,只有当P沟道MOS晶体管Q7导通,直流电压的输出端DC_ OUT供电之后,系统才能上电继而CPU开始运行,所有整个电源的控制其实就是控制DC_0UT 端的直流电压供给。在P沟道MOS管Q7导通以前,系统的各级供电电压是不存在的。当 Sffl键按下去的时候DC_IN电压分压后拉高三极管Ql的基极,三极管Ql导通,PWRR_0N#信号对地导通为低电平,P沟道MOS管Q7的栅极电平变低,P沟道MOS管Q7导通,电源打开, DC_0UT端有直流电压输出,开始对系统各级电压进行供电,CPU上电。当CPU运行程序到处理开机部分的时候,会将PWR_0N0FF信号(电阻R3的输入端)拉高,即将三极管Q2基极电平置高,三极管Q2导通。所以在松开SWl键的时候,P沟道MOS管Q7仍旧导通,系统仍然处于供电的状态。结合图5所示,所述强制关机电路的正常断电关机控制流程如下。正常关机时,需要长按电源键SW1,当SWl键按下去的时候,三极管Q6的基极得到 DC_IN分压传过来的高电平。这时三极管Q6导通,三极管Q6集电极输出的PWR_KET_DET# 信号被拉低。当CPU检测到PWR_KEY_DET#信号被拉低后就开始计时,当计时满足设定条件后,会将PWR_0N0FF信号拉低,这时三级管Q2的基极就为低电平,使三极管Q2截止。当SWl 键松开的时候,三级管Ql的基极电平也为低,三级管Ql仍关断,这样三级管Ql、Q2都进入了截止关断,所以输出信号PWRR_0N#信号被置高,P沟道MOS管Q7关断,总的电源断开,系统掉电关机。结合图6所示,所述强制关机电路的强制关机断电的控制流程如下。如上所述,只有当三极管Ql、Q2同时截止的时候,输出信号PWRR_0N#才会被置高导致P沟道MOS晶体管Q7关断。当同时按住电源键SWl和普通功能按键SW2的时候,系统就会马上掉电强制关机。具体实现的过程如下当SWl键按下去的时候,三极管Q6的基极电压被拉高,使三极管Q6导通,PWR_ KEY_DET#信号被拉低至低电平,因而三极管Q3截止关断。当按键SW2按下去的时候,三极管Q4的基极电平被拉低,因而三极管Q4也截止关断。这时,由于SWl键和SW2键是同时按下去,所以三极管Q3、Q4 —同进入到了截止关断,因此三极管Q5的基极电平不再为低电平而是为高电平,三极管Q5导通。这时关机信号 PWR_0FF1,PWR_0FF2通过二极管Dl、D2对地只有二极管的压降,该压降远远小于NPN三极管导通电压0. 6V。由于PWR_0FF1,PWR_0FF2同时拉低,所以三极管Q1、Q2的基极电平就同时低于0. 6V,三极管Ql和Q2都不再导通,而是一同进入到了截止状态,这样输出信号PWRR_ 0N#信号被拉高。P沟道MOS管Q7关断,本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:欧阳合汪安顺谢镇澧
申请(专利权)人:上海杰得微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术