现场可编程门阵列以及接收和发送多路FE数据的装置制造方法及图纸

技术编号:6239098 阅读:180 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公开了一种现场可编程门阵列,其包含一发送单元与一接收单元,该发送单元包括依次电连接的一发送模块、一第一数据合并模块、一第一异步FIFO以及一第一数据拆分模块;该接收单元包括依次电连接的一接收模块、一第二数据拆分模块、第二异步FIFO以及一第二数据合并模块。本实用新型专利技术还公开了一种接收和发送多路FE数据的装置,包括所述的FPGA以及一FE接口,所述的第二数据合并模块和第一数据拆分模块分别与该FE接口连接。该装置具有利用一个异步FIFO完成多路FE数据的跨时钟域处理的特点,从而减少了跨时钟域逻辑处理和异步FIFO的资源。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种完成多路FE(快速以太网)数据接收和发送的装置,特别是涉及一种由FPGA(现场可编程门阵列)和FE接口构成的多路FE数据接收和发送的装置。
技术介绍
现有的FE数据的接收和发送的电路装置很多,为了实现多路FE(快速以太网)数据的接收和发送,这些装置大多利用SMII(串行媒介独立接口)来完成装置和FE的PHY(物理层设备)的连接,大部分情况下这些装置都要完成从SMII时钟域到内部其他时钟域的跨时钟域数据的转换,如图1所示的现有技术中的多路数据发送装置,其中该装置包括一FPGA1以及一SMII接口2,其中该FPGA内依次电连接的一发送模块11和一系列异步FIFO13进一步与一SMII接口2电连接。对于接收端,每一路FE都要先接收数据,然后利用至少一个异步FIFO13来实现跨时钟域的转换;如图2所示的现有技术中的多路数据接收装置,其中该装置包括一FPGA1以及一SMII接口2,其中该FPGA内依次电连接的一接收模块12和一系列异步FIFO13进一步与一SMII接口2电连接。对于发送端,每一路FE都要先利用至少一个异步FIFO13来实现跨时钟域的转换,然后发送数据。因此,对于本文档来自技高网...

【技术保护点】
一种现场可编程门阵列,其包含一发送单元与一接收单元,其特征在于,该发送单元包括依次电连接的一发送模块、一第一数据合并模块、一第一异步FIFO以及一第一数据拆分模块;该接收单元包括依次电连接的一接收模块、一第二数据拆分模块、第二异步FIFO以及一第二数据合并模块。

【技术特征摘要】
1.一种现场可编程门阵列,其包含一发送单元与一接收单元,其特征在于,该发送单元包括依次电连接的一发送模块、一第一数据合并模块、一第一异步FIFO以及一第一数据拆分模块;该接收单元包括依次电连接的一接收模块、一第二数据拆分模块、第二异步FIFO以及一第二数据合并模块。2.如权利要求1所述的现场可编程门阵列,其特征在于,该FPGA还包括一MCU,该发送单元与接收单元分别与该MCU电连接...

【专利技术属性】
技术研发人员:李志宏陈庆洪
申请(专利权)人:新峤网络设备上海有限公司
类型:实用新型
国别省市:31[中国|上海]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利