当前位置: 首页 > 专利查询>薛文伟专利>正文

信号放大电路制造技术

技术编号:5961725 阅读:140 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术涉及一种信号放大电路,放大电路包括电连接的一级放大电路和二级放大电路,一级放大电路包括第一运算放大器和第二运算放大器以及第1电阻至第6电阻、第1电容至第9电容,第一运算放大器的3脚经第1电阻接输入端,8脚和5脚之间连接第3电容,1脚和5脚之间连接第4电容,2脚和6脚之间接并联的第2电阻,第二运算放大器的3脚经第4电阻接输入端,8脚和5脚之间连接第8电容,1脚和5脚之间连接第9电容,2脚和6脚之间接并联的第5电阻,6脚经第6电阻和第5电容接地,一级放大电路可以有效的抑制噪声等干扰信号,第三运算放大器在作为差分运放的同时又作为低通滤波器,对斩波噪声及其他干扰信号机制效果较好;两级放大电路配合,提高了整个电路的共模抑制比。(*该技术在2018年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种信号放大电路,属于电子

技术介绍
气体分析行业中,气体分析仪传感器的输出信号非常微弱,需要经过放大 电路对其放大后再进行进一步的处理,通常的放大电路设有一级信号放大电路, 也冇的设冇二级信S放大屯路,但这些电路的抗千扰能力比较差,不能有效地 抑制噪声等干扰信号,整个电路的共模抑制比比较低。
技术实现思路
本技术要解决的问题是针对以上问题,提供一种抗干扰能力强、共模 抑制比高的信号放大电路。为实现上述目的,本技术所采用的技术方案是信号放大电路,其特 征是所述放大电路包括电连接的一级放大电路和二级放大电路, 一级放大电 路包括第一运算放大器和第二运算放大器以及第1电阻至第6电阻、第1电容 至第9电容; '第一运算放大器的3脚经第1电阻接输入端,8脚和5脚之间连接第3电容,1脚和5脚之间连接第4电容,2脚和6脚之间接并联的第2电阻;第二运算放大器的3脚经第4电阻接输入端,8脚和5脚之间连接第8电容,1脚和5脚之间连接第9电容,2脚和6脚之间接并联的第5电阻,6脚经第6电阻和第5电容接地;第二运算放大器的2脚和第一运算放大器的2脚之间连接第3电阻。 -级放大电路的一种具体优化方案,第2电阻并联有第10电容,第5电阻并联有第ll电容。上述技术方案的优化方案,二级放大电路包括第三运算放大器、第7电阻 至第9电阻以及第12电容至第15电容,第三运算放大器的2脚连接第7电阻、 第8电阻和第12电容,第7电阻的另一端连接第一运算放大器的6脚和第13 电容,第8电阻的另一端连接第三运算放大器的6脚和第13电容的另一端,第12电容的另一端接第5电容并接地,第三运算放大器的3脚经第9电阻接地,8 脚和5脚之间连接第14电容,l脚和5脚之间连接第15电容。本技术采用上述技术方案, 一级放大电路选用两个运算放大器组成差 分放大电路,可以有效的抑制噪声等千扰信号;第一运算放大器和第二运算放 大器的2脚和6脚之间的电阻上分别并联有一个电容,可以有效的抑制自激震 荡;第三运算放大器在作为差分运放的同时又作为低通滤波器,对斩波噪声及 其他干扰信号抑制效果较好;两级放大电路配合,提高了整个电路的共模抑制 比。以下结合附图和实施例对本技术作进-一歩说明。附图说明附图1为本技术实施例的结构示意图。具体实施方式.实施例,如图1所示,信号放大电路,包括一级放大电路和二级放大电路, 一级放大电路包括型号为ICL7650的第一运算放大器Ul和第二运算放大器U2 以及第1电阻Rl至第6电阻R6、第1电容Cl至第11电容Cll,第一运算放大 器Ul的3脚经第1电阻Rl接输入端V2,第1电阻Rl的两端分别经第1电容 Cl和第2电容C2接地,第一运算放大器Ul的8脚和5脚之间连接第3电容C3, 1脚和5脚之间连接第4电容C4, 7脚接+5V电源,4脚接-5V电源,2脚和6脚 之间接并联的第2电阻R2和第10电容CIO,第二运算放大器U2的3脚经第4 电祖接输入端VI,第4电阻R4两端分别经第6电容C6和第7电容C7接地, 第二运算放大器U2的8脚和5脚之间连接第8电容C8, 1脚和5脚之间连接第 9电容C9, 7脚接+5V电源,4脚接-5V电源,2脚和6脚之间接并联的第5电阻 R5和第11电容Cll,第-运算放大器Ul的2脚和第二运算放大器U2的2脚之 间连接第3电阻R3,第二运算放大器U2的6脚经第6电阻R6和第5电容C5接 地。 ,二级放大电路包括型号为ICL7650的第三运算放大器U3、第7电阻R7至第 9电阻R9和第12电容C12至第15电容C15,第三运算放大器U3的2脚连接第 7电阻R7、第8电阻R8和第12电容C12,第7电阻R7的另一端连接第一运算放大器Ul的6脚和第13电容C13,第8电阻R8的另一端连接第三运算放大器 U3的输出脚6脚和第13电容C13的另一端,第12电容C12的另一端接第5电 容C5并接地,第三运算放大器U3的3脚经第9电阻R9接地,8脚和5脚之间 连接第14电容C14, 1脚和5脚之间连接第15电容C15, 7脚接+5V电源,4脚接-5V电源。权利要求1、信号放大电路,其特征是所述放大电路包括电连接的一级放大电路和二级放大电路,一级放大电路包括第一运算放大器(U1)和第二运算放大器(U2)以及第1电阻(R1)至第6电阻(R6)、第1电容(C1)至第9电容(C9);第一运算放大器(U1)的3脚经第1电阻(R1)接输入端(V2),8脚和5脚之间连接第3电容(C3),1脚和5脚之间连接第4电容(C4),2脚和6脚之间接并联的第2电阻(R2);第二运算放大器(U2)的3脚经第4电阻(R4)接输入端(V1),8脚和5脚之间连接第8电容(C8),1脚和5脚之间连接第9电容(C9),2脚和6脚之间接并联的第5电阻(R5),6脚经第6电阻(R6)和第5电容(C5)接地;第二运算放大器(U2)的2脚和第一运算放大器(U1)的2脚之间连接第3电阻(R3)。2、 如权利要求1所述的信号放大电路,其特征是第2电阻(R2)并联有 第10电容(CIO),第5电阻(R5)并联有第ll电容(Cll)。3、 如权利要求1或2所述的信号放大电路,其特征是二级放大电路包括 第三运算放大器(U3)、第7电阻(R7)至第9电阻(R9)以及第12电容(C12) 至第15电容(C15),第二运算放大器(U3)的2脚连接第7电阻(R7)、第8 电阻(R8)和第12电容(C12),第7电阻(R7)的另一端连接第一运算放大器(Ul)的6脚和第13电容(C13),第8电阻(R8)的另一端连接第三运算放大 器(U3)的6脚和第13电容(C13)的另一端,第12电容(C12)的另一端接 第5电容(C5)并接地,第三运算放大器(U3)的3脚经第9电阻(R9)接地, 8脚和5脚之间连接第14电容(C14), 1脚和5脚之间连接第15电容(C15)。专利摘要本技术涉及一种信号放大电路,放大电路包括电连接的一级放大电路和二级放大电路,一级放大电路包括第一运算放大器和第二运算放大器以及第1电阻至第6电阻、第1电容至第9电容,第一运算放大器的3脚经第1电阻接输入端,8脚和5脚之间连接第3电容,1脚和5脚之间连接第4电容,2脚和6脚之间接并联的第2电阻,第二运算放大器的3脚经第4电阻接输入端,8脚和5脚之间连接第8电容,1脚和5脚之间连接第9电容,2脚和6脚之间接并联的第5电阻,6脚经第6电阻和第5电容接地,一级放大电路可以有效的抑制噪声等干扰信号,第三运算放大器在作为差分运放的同时又作为低通滤波器,对斩波噪声及其他干扰信号机制效果较好;两级放大电路配合,提高了整个电路的共模抑制比。文档编号G01N21/00GK201332386SQ20082022401公开日2009年10月21日 申请日期2008年11月24日 优先权日2008年11月24日专利技术者薛文伟 申请人:薛文伟本文档来自技高网...

【技术保护点】
信号放大电路,其特征是:所述放大电路包括电连接的一级放大电路和二级放大电路,一级放大电路包括第一运算放大器(U1)和第二运算放大器(U2)以及第1电阻(R1)至第6电阻(R6)、第1电容(C1)至第9电容(C9); 第一运算放大器(U 1)的3脚经第1电阻(R1)接输入端(V2),8脚和5脚之间连接第3电容(C3),1脚和5脚之间连接第4电容(C4),2脚和6脚之间接并联的第2电阻(R2); 第二运算放大器(U2)的3脚经第4电阻(R4)接输入端(V1),8脚和5脚 之间连接第8电容(C8),1脚和5脚之间连接第9电容(C9),2脚和6脚之间接并联的第5电阻(R5),6脚经第6电阻(R6)和第5电容(C5)接地; 第二运算放大器(U2)的2脚和第一运算放大器(U1)的2脚之间连接第3电阻(R3)。

【技术特征摘要】

【专利技术属性】
技术研发人员:薛文伟
申请(专利权)人:薛文伟
类型:实用新型
国别省市:37[中国|山东]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术