【技术实现步骤摘要】
本专利技术涉及芯片
,具体来说是关于一种串并转换接口异常恢复装置及方 法。
技术介绍
随着半导体技术的发展,单板上的芯片越来越多,单板上多块专用集成电路 (ASIC Application Specific Integrated Circuit)之间通常通过现场可编程门阵列 (FPGA =Field Programmable Gate Array)连接,从而实现多个 ASIC 之间的通信,ASIC 和 FPGA 之间通常通过串 / 并转换(Serdes :Serializer/Deserializer)接口连接,当 Serdes 接口出现异常时,ASIC和FPGA之间的数据传输便会发生中断,从而导致芯片间的传输发生 中断。图1是现有技术ASIC之间通过FPGA连接的示意图,如图1所示,ASIClO 1分别与 FPGA 102相连,从而实现多个ASIC之间的数据交换,本实施例仅以4个ASIC 101为例进行 说明,在其他实施例中,ASIC的数量可以是两个或者两个以上。在现有技术中,每个Serdes接口均包括一发送端TX port和一接收端RXport,当 S ...
【技术保护点】
一种串并转换接口异常恢复方法,其特征在于,所述的方法包括: 在串并转换接口发生异常时将所述接口的接收端复位; 检测接收端复位后的接口是否恢复正常; 在所述接口没有恢复正常时向与所述接口连接的另一接口发送异常通知信息,以便所述另一接口根据所述异常通知信息将与所述接收端连接的发送端复位。
【技术特征摘要】
1.一种串并转换接口异常恢复方法,其特征在于,所述的方法包括在串并转换接口发生异常时将所述接口的接收端复位;检测接收端复位后的接口是否恢复正常;在所述接口没有恢复正常时向与所述接口连接的另一接口发送异常通知信息,以便所 述另一接口根据所述异常通知信息将与所述接收端连接的发送端复位。2.如权利要求1所述的串并转换接口异常恢复方法,其特征在于,所述的方法还包括接收所述另一接口发送的异常通知信息;根据接收到的异常通知信息将所述接口的发送端复位。3.如权利要求1所述的串并转换接口异常恢复方法,其特征在于,所述在串并转换接 口发生异常时将所述接口的接收端复位的步骤前,所述的方法还包括检测所述接口是否 发生异常,并在发生异常时产生异常指示信号;所述在串并转换接口发生异常时将所述接口的接收端复位还包括根据所述异常指示 信号将所述接口的接收端复位。4.如权利要求1或3所述的串并转换接口异常恢复方法,其特征在于,所述在串并转换 接口发生异常时将所述接口的接收端复位还包括在所述接口发生异常时将所述接口的接 收端进行多次复位;所述检测接收端复位后的接口是否恢复正常包括检测每次接收端复位后的所述接口 是否恢复正常;所述在所述接口没有恢复正常时向与所述接口连接的另一接口发送异常通知信息包 括在所述接口在所述接收端进行多次复位后仍没有恢复正常时向与所述接口连接的另一 接口发送异常通知信息。5.一种串并转换接口异常恢复装置,其特征在于,所述的装置包括接收端复位单元,用于在串并转换接口发生异常时将所述接口的接收端复位;检测单元,用于检测接收端复位后的接口是否恢复正常;异常信息发送单元,用于在所述接口没有恢复正常时向与所述接口连接的另一接口发 送异常通知信息,以便所述另一接口根据所述异常通知信息将与所述接收端连接的发送端 复位。6.如权利要求5所述的串并转换接口异常恢复装置,其特征在于,所述的装置还包括异常信息接收单元,用于接收所述另一接口发送的异常通知信息;发送端复位单元,用于根据接收到的异常通知信息将所述接口的发送端复位。7.如权利要求5所述的串并转换接口异常恢复装置,其特征在于,所述的检测单元还 用于检测所述接口是否发生异常,并在发生异常时产生异常指示信号;所述接收端复位单元具体用于根据所述异常指示信号将所述接口的接收端复位。8.如权利要求5或7所述的串并转换接口异常恢复装置,其特征在于,所述接收端复位 单元在所述接口发生异常时将所述接口的接收端进行多次复位;所述检测单元具体用于检测每次接收端复位后的所述接口是否恢复正常;所述异常信息发送单元,具体用于所述接口在所述接收端进行多次复位后仍没有恢复 正常时向与所述接口连接的另一接口发送异常通知信息。9.一种串并转换接口异常恢复方...
【专利技术属性】
技术研发人员:孟庆锋,郭耀奎,
申请(专利权)人:华为技术有限公司,
类型:发明
国别省市:94[中国|深圳]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。