【技术实现步骤摘要】
本专利技术主要涉及到集成电路,特指一种消除gpio电路上电毛刺的方法及装置。
技术介绍
1、通用型输入/输出(general-purpose input/output,gpio)电路是芯片中常用到的一个功能模块,通过配置可以实现数字输入、数字输出等功能。图1是一个典型gpio电路模块的结构示意图。这种gpio电路模块通过不同的配置,可以实现不同的功能模式。在通用dsp/mcu的gpio设计中,要求在上电过程中gpio引脚上无毛刺产生,否则容易引起所控制的设备发生故障。
2、通用dsp/mcu通常有两个电源,一个io电源,一个core(内核)电源。如果芯片内部集成有ldo、dc_dc等供电模块来产生core电源,通常只需要外部供一个io电源,但是供电模块从io电源上电到产生core电源存在延时,所以从io电源上电到core电源上电中间会存在一个上电延时。如图2所示,td为上电延时,在core电压未完全供电时间内,输出io将为不定态;如果io电压和core电压均用外部电源供电,两个电压之间不同的上电顺序将也可能会导致io输出存在
...
【技术保护点】
1.一种消除GPIO电路上电毛刺的方法,其特征在于,包括:
2.根据权利要求1所述的消除GPIO电路上电毛刺的方法,其特征在于,所述步骤S12中,在CORE电源低于阈值电压阶段,即VTH_EN控制阶段,由VTH_EN信号控制将GPIO电路中存在不定态的节点将其控制在所需要的固定态,使GPIO输出固定为0电位,避免在此阶段输出毛刺;在进入电路正常工作阶段,即达到CORE上电阈值时,释放VTH_EN信号控制,由电路使能控制GPIO正常输出。
3.根据权利要求2所述的消除GPIO电路上电毛刺的方法,其特征在于,所述固定态为固定0电位或者固定高电位。<
...【技术特征摘要】
1.一种消除gpio电路上电毛刺的方法,其特征在于,包括:
2.根据权利要求1所述的消除gpio电路上电毛刺的方法,其特征在于,所述步骤s12中,在core电源低于阈值电压阶段,即vth_en控制阶段,由vth_en信号控制将gpio电路中存在不定态的节点将其控制在所需要的固定态,使gpio输出固定为0电位,避免在此阶段输出毛刺;在进入电路正常工作阶段,即达到core上电阈值时,释放vth_en信号控制,由电路使能控制gpio正常输出。
3.根据权利要求2所述的消除gpio电路上电毛刺的方法,其特征在于,所述固定态为固定0电位或者固定高电位。
4.根据权利要求1-3中任意一项所述的消除gpio电路上电毛刺的方法,其特征在于,所述步骤s13中包括以下的一种或多种控制:
5.根据权利要求1-3中任意一项所述的消除gpio电路上电毛刺的方法,其特征在于,在步骤s11中,通过设置电源上电阈值检测电路,得到vth_en信号去控制level shift,实现上述控制。
6.根据权利要求5所述的消除gpio电...
【专利技术属性】
技术研发人员:朱朝峰,邓欢,李振涛,唐金波,
申请(专利权)人:湖南毂梁微电子有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。