用于单及多存储器单元架构的设备及方法技术

技术编号:44947982 阅读:16 留言:0更新日期:2025-04-12 01:21
本公开涉及用于单及多存储器单元架构的设备及方法。单(1T)及多(MT)存储器单元架构可包含于同一存储器阵列中。在一些实施例中,MT存储器单元中的个别存储器单元可具有相同极性。在一些实施例中,MT存储器单元中的个别存储器单元可具有互补极性。在一些实例中,存储器垫及边缘存储器垫处的数字线可折叠用于MT存储器单元。在一些实例中,数字线可通过MT存储器单元的本地输入‑输出线断点重新路由。在一些实例中,来自MT存储器单元的LIO线可绞合。在一些实例中,较大感测放大器可用于MT存储器单元。

【技术实现步骤摘要】

本公开涉及存储器装置,且特定来说涉,涉及用于单及多存储器单元架构的设备及方法


技术介绍

1、信息可存储于存储器装置的存储器单元上。存储器单元可组织于字线(行)与位线(列)的相交处。在存取操作期间,字线可激活且数据可沿位线从存储器单元读出到感测放大器,感测放大器可检测存储于存储器单元中的信息。存储器可为易失性存储器,且物理信号可随时间衰减(其可降级或破坏存储于存储器单元中的信息)。需要通过例如重写信息来周期性刷新存储器单元中的信息以使物理信号恢复到初始值。

2、随着存储器组件减小大小,存储器单元的密度大大提高。可执行自动刷新操作,其中存储器单元序列被周期性刷新。对特定存储器单元或存储器单元群组的重复存取(通常称为‘行锤’攻击)可导致附近存储器单元的数据降级速率加快。存储器可包含用于跟踪每一行的存取次数及/或存取时长的电路系统,例如,如第10,770,127号及第11,462,291号美国专利中描述,所述专利以引用方式并入本文中用于任何目的。然而,将表示存取次数及/或存取时长的计数值写入到存储器需要额外时间,其会使存储器的性能降级。因此,期望最小本文档来自技高网...

【技术保护点】

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述第一感测放大器群组中的感测放大器耦合到所述第一多条位线中的位线及所述第二多条位线中的位线。

3.根据权利要求1所述的设备,其中所述第一及第二多条位线在所述第一感测放大器群组的同一侧上耦合到所述第一感测放大器群组中的感测放大器。

4.根据权利要求1所述的设备,其中所述第一多个存储器单元是第一极性且所述第二多个存储器单元是与所述第一极性互补的第二极性。

5.根据权利要求1所述的设备,其中至少一条虚设位线安置于所述LIO的所述断点中。

6.根据权利要求1所述的设备,其进一步...

【技术特征摘要】

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述第一感测放大器群组中的感测放大器耦合到所述第一多条位线中的位线及所述第二多条位线中的位线。

3.根据权利要求1所述的设备,其中所述第一及第二多条位线在所述第一感测放大器群组的同一侧上耦合到所述第一感测放大器群组中的感测放大器。

4.根据权利要求1所述的设备,其中所述第一多个存储器单元是第一极性且所述第二多个存储器单元是与所述第一极性互补的第二极性。

5.根据权利要求1所述的设备,其中至少一条虚设位线安置于所述lio的所述断点中。

6.根据权利要求1所述的设备,其进一步包括:

7.根据权利要求6所述的设备,其中与偶数位相关联的所述第一多个存储器单元及所述第二多个存储器单元耦合到所述第一感测放大器群组且与奇数位相关联的所述第一多个存储器单元及所述第二多个存储器单元耦合到所述第二感测放大器群组。

8.根据权利要求1所述的设备,其进一步包括所述第一多条lio线中的所述断点的至少一侧上的列选择。

9.根据权利要求1所述的设备,其进一步包括:

10.根据权利要求9所述的设备,其中所述第三多条位线及所述第四多条位线的布局是所述第一多条位线及所述第二多条位线的布局的镜像。

11.根据权利要求9所述的...

【专利技术属性】
技术研发人员:陆洋T·D·罗布斯C·J·卡瓦姆拉金康永
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1