具有用于器件配置的器件地址的集成电路间(I2C)接口制造技术

技术编号:43909699 阅读:25 留言:0更新日期:2025-01-03 13:18
本公开涉及具有用于器件配置的器件地址的集成电路间(I<supgt;2</supgt;C)接口。一种器件被配置有多个器件地址和多个专用器件配置,其中每个器件地址与一个专用器件配置相关联。该器件包括集成电路间(I<supgt;2</supgt;C)通信接口,其被配置为接收串行数据线(SDA)信号,该SDA信号包括标识用于与主器件通信的目标器件和目标器件的专用器件配置的地址帧。该器件包括处理电路,其被配置为解码地址帧以标识目标器件。基于该器件是目标器件,处理电路被配置为解码地址帧以标识与该器件的多个专用器件配置中的一个专用器件配置相对应的专用器件配置,并且处理电路被配置为根据基于地址帧而标识的专用器件配置来配置该器件。

【技术实现步骤摘要】

本公开一般涉及集成电路间(i2c)接口,并且更具体地,涉及具有用于器件配置的器件地址的i2c接口。


技术介绍

1、集成电路间(i2c)总线是一种同步、多主器件/多从器件(控制器/目标)、分组交换、单端、串行通信总线。i2c总线广泛用于在短距离板内通信中将低速外围集成电路(ic)附接到处理器和微控制器。例如,i2c总线可以使得微控制器能够控制具有两个通用输入/输出(i/o)引脚和软件的器件芯片的网络。例如,为了进行通信,i2c器件使用两条双向集电极开路或漏极开路线:串行数据(sda)线和串行时钟线(scl),其通过电阻器上拉。


技术实现思路

1、在一些实施方式中,一种i2c系统包括第一器件和第二器件,该第一器件包括:第一处理电路;以及第一i2c通信接口,其被配置为基于从第一处理电路接收到的指令来生成第一sda信号,其中第一sda信号包括第一地址帧,该第一地址帧标识用于与第一器件通信的第一目标器件的第一目标器件地址和第一目标器件的第一专用器件配置;该第二器件被配置有多个器件地址和多个专用器件配置,其中多个器件地址本文档来自技高网...

【技术保护点】

1.一种集成电路间I2C系统,包括:

2.根据权利要求1所述的I2C系统,其中所述第二器件还包括:

3.根据权利要求2所述的I2C系统,其中所述多个器件地址中的每个器件地址链接到所述多个专用器件配置中的不同专用器件配置。

4.根据权利要求1所述的I2C系统,其中所述第二器件还包括:

5.根据权利要求1所述的I2C系统,其中所述第一地址帧是包括七个位的七位地址帧。

6.根据权利要求5所述的I2C系统,其中所述第二处理电路被配置为解码所述七个位以确定所述第一目标器件地址,其中基于所述第二器件对应于所述第一目标器件地址,所述第二处理电...

【技术特征摘要】

1.一种集成电路间i2c系统,包括:

2.根据权利要求1所述的i2c系统,其中所述第二器件还包括:

3.根据权利要求2所述的i2c系统,其中所述多个器件地址中的每个器件地址链接到所述多个专用器件配置中的不同专用器件配置。

4.根据权利要求1所述的i2c系统,其中所述第二器件还包括:

5.根据权利要求1所述的i2c系统,其中所述第一地址帧是包括七个位的七位地址帧。

6.根据权利要求5所述的i2c系统,其中所述第二处理电路被配置为解码所述七个位以确定所述第一目标器件地址,其中基于所述第二器件对应于所述第一目标器件地址,所述第二处理电路被配置为解码所述七个位以标识所述第一专用器件配置。

7.根据权利要求5所述的i2c系统,其中所述第一sda信号包括跟随所述第一地址帧的命令位,其中所述命令位是读取命令位或写入命令位。

8.根据权利要求5所述的i2c系统,其中所述第一目标器件的所述第一目标器件地址和所述第一专用器件配置被编码在所述七个位中。

9.根据权利要求1所述的i2c系统,其中所述第一地址帧包括第一多个位和第二多个位,

10.根据权利要求9所述的i2c系统,其中所述第二处理电路被配置为解码所述第一多个位以确定所述第一目标器件地址,其中基于所述第二器件是所述第一目标器件,所述第二处理电路被配置为解码所述第二多个位以标识所述第一专用器件配置。

【专利技术属性】
技术研发人员:S·莱森海默CP·贾格兰R·海因茨
申请(专利权)人:英飞凌科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1