一种降低飞行时间测量系统延时耗散的电路技术方案

技术编号:43888300 阅读:13 留言:0更新日期:2025-01-03 13:04
本发明专利技术提供一种降低飞行时间测量系统延时耗散的电路,包括数字信号处理单元、比较器、控制单元、PGA电路,该电路还包括峰值检测单元,所述比较器、PGA电路和峰值检测单元组成信号处理电路,该信号处理电路分别与数字信号处理单元和控制单元连接,所述峰值检测单元检测PGA电路放大后的信号幅值,并根据检测结果与理想信号的偏差动态调整PGA电路的增益。本发明专利技术采用峰值检测单元来采样信号强度,降低电路成本和功耗;同时由于优化了比较器,在较大的信号幅值变化范围内信号处理电路可以保持较小的延时变化,对PGA增益级数要求较低,芯片面积减小。

【技术实现步骤摘要】

本专利技术涉及时间测量领域,尤其是涉及一种降低飞行时间测量系统延时耗散的电路


技术介绍

1、在采用时间-数字转换器进行时间测量的过程中,往往需要信号处理电路将系统的模拟信号处理成数字信号。因此时间-数字转换器测量的时间不仅包括时间测量目标环节的时间,还包括每个信号处理电路的延迟,如图1所示。如果信号处理电路延时固定,很容易补偿,但通常处理电路的延时会随着输入信号的情况变化,使得补偿难以实现或代价较大,时间测量结果中的误差很难避免。因此,降低信号处理电路延时散布对减小系统的时间测量误差很重要。

2、传统方案中信号处理电路仅包含一个比较器,如图2所示。该电路在输入信号幅值变化的情况下传播延时较大。

3、现有一种减小信号处理电路延时散布的方案如图3所示,其采用了adc芯片采样信号幅值,通过数字手段控制pga(可编程增益放大器)的增益,使换能器的信号幅值保持在一定水平,该方案在一定程度上减小了信号处理电路在不同幅度输入信号下的处理延时,一定程度上能减小信号处理电路延时散布,但仍不能满足需求。同时,该方案采用adc芯片来采样信号强度,会增加本文档来自技高网...

【技术保护点】

1.一种降低飞行时间测量系统延时耗散的电路,包括数字信号处理单元、比较器、控制单元、PGA电路,其特征在于,该电路还包括峰值检测单元,所述比较器、PGA电路和峰值检测单元组成信号处理电路,该信号处理电路分别与数字信号处理单元和控制单元连接,所述峰值检测单元检测PGA电路放大后的信号幅值,并根据检测结果与理想信号的偏差动态调整PGA电路的增益。

2.根据权利要求1所述的一种降低飞行时间测量系统延时耗散的电路,其特征在于,所述比较器为低延时耗散比较器。

3.根据权利要求1所述的一种降低飞行时间测量系统延时耗散的电路,其特征在于,所述低延时耗散比较器包括比较器本体和电流...

【技术特征摘要】

1.一种降低飞行时间测量系统延时耗散的电路,包括数字信号处理单元、比较器、控制单元、pga电路,其特征在于,该电路还包括峰值检测单元,所述比较器、pga电路和峰值检测单元组成信号处理电路,该信号处理电路分别与数字信号处理单元和控制单元连接,所述峰值检测单元检测pga电路放大后的信号幅值,并根据检测结果与理想信号的偏差动态调整pga电路的增益。

2.根据权利要求1所述的一种降低飞行时间测量系统延时耗散的电路,其特征在于,所述比较器为低延时耗散比较器。

3.根据权利要求1所述的一种降低飞行时间测量系统延时耗散的电路,其特征在于,所述低延时耗散比较器包括比较器本体和电流调节电路,所述电流调节电路与比较器本体的差分放大器连接,以调节差分放大器的充电或放电电流。

4.根据权利要求1所述的一种降低飞行时间测量系统延时耗散的电路,其特征在于,所述电流调节电路包括晶体管m9和m10,晶体管m9的栅极和漏极均连接到...

【专利技术属性】
技术研发人员:黄子浚苏奎任李开友
申请(专利权)人:广州拓尔微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1