【技术实现步骤摘要】
本申请涉及信号处理,特别是涉及一种输出波形控制装置、方法、测试装置和测试系统。
技术介绍
1、timing generator(tg,时序生成模块)是测试机中的重要组成部分,负责按用户要求合成输出波形,并对于输入的信号根据用户配置的采样时刻进行采样。传统的timinggenerator在进行芯片测试时,对于输出信号沿的放置时刻的控制通过调整时钟相位实现,必须采用专用ic(integrated circuit,集成电路),且实现结构复杂,存在设计复杂度高的缺点。
技术实现思路
1、基于此,有必要针对上述问题,提供一种通用的可降低设计复杂度的输出波形控制装置、方法、测试装置和测试系统。
2、一种输出波形控制装置,包括:
3、波形合成模块,用于根据配置的波形格式,对接收的原始数据流进行波形格式合成,得到合成波形;
4、输出信号延时模块,连接所述波形合成模块和待测试器件,用于根据配置的输出延时值对所述合成波形进行延时处理,得到输出波形输送至所述待测试器件;
>5、其中,所本文档来自技高网...
【技术保护点】
1.一种输出波形控制装置,其特征在于,包括:
2.根据权利要求1所述的输出波形控制装置,其特征在于,所述基本延时单元包括直连线、基本逻辑单元和数据选择器,所述直连线与所述基本逻辑单元并联后一端连接所述数据选择器,另一端连接上一级的基本延时单元或所述波形合成模块,所述数据选择器连接下一级的基本延时单元或所述待测试器件。
3.根据权利要求2所述的输出波形控制装置,其特征在于,相邻所述基本延时单元的数据选择器布置于相邻资源块中。
4.根据权利要求2所述的输出波形控制装置,其特征在于,还包括:
5.根据权利要求2所述的输出波形控
...【技术特征摘要】
1.一种输出波形控制装置,其特征在于,包括:
2.根据权利要求1所述的输出波形控制装置,其特征在于,所述基本延时单元包括直连线、基本逻辑单元和数据选择器,所述直连线与所述基本逻辑单元并联后一端连接所述数据选择器,另一端连接上一级的基本延时单元或所述波形合成模块,所述数据选择器连接下一级的基本延时单元或所述待测试器件。
3.根据权利要求2所述的输出波形控制装置,其特征在于,相邻所述基本延时单元的数据选择器布置于相邻资源块中。
4.根据权利要求2所述的输出波形控制装置,其特征在于,还包括:
5.根据权利要求2所述的输出波形控制装置,其特征在于,还包括:
6.根据权利要求5所述的输出波形控制装置,其特征在于,所述输出配置模块还用于配置测试周期的时间长度;所述波形合成模块在每一个所述测试周期内,根据配置的波形格式对所述原始数据流进行波形格式合成,得到所述合成波形。
7.根据权利要求1所述的输出波形控制装置,其特征在于,所述输出信号延时模块根据配置的输出延时值确定信号沿放置位置,将所述合成波形的沿放置到所述信号沿放置位置,得到所述输出波形。
8.一种输出波形控制方法,其特征在于,包括:
9.根据权利要求8所述的输出波形控制方法,其特征在于,所述基本延时单元包括直连线、基本逻辑单元和数据选择器,所述直连线与所述基本逻辑单元并联后一端连接所述数据选择器,另一端连...
【专利技术属性】
技术研发人员:魏世龙,阮圣宽,杨建,
申请(专利权)人:长迈半导体成都有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。