一种时钟信号的校准电路、校准方法以及存储器技术

技术编号:43477433 阅读:23 留言:0更新日期:2024-11-29 16:51
本公开提供了一种时钟信号的校准电路、校准方法以及存储器,其中,校准电路包括:电流模式逻辑模块、比较器和校准模块;其中,电流模式逻辑模块,被配置为接收测试电压,并基于测试电压生成第一输出电压和第二输出电压;其中,第一输出电压和第二输出电压均用于表征电流模式逻辑模块的占空比调节幅度;比较器,连接至电流模式逻辑模块,被配置为接收第一输出电压和第二输出电压,并比对第一输出电压和第二输出电压生成第一比对结果;所述校准模块,分别连接电流模式逻辑模块和比较器,被配置为接收第一比对结果,基于第一比对结果生成第一校准信号,以及,基于第一校准信号调节电流模式逻辑模块的占空比调节幅度。

【技术实现步骤摘要】

本公开涉及集成电路领域,尤其涉及一种时钟信号的校准电路、校准方法以及存储器


技术介绍

1、随着芯片工作速率以及数据吞吐速率的不断提升,对时钟的质量提出了更高的要求,时钟占空比便是其中一个重要的性能指标。会受到工艺制造的偏差的影响,从而降低时钟占空比校准电路的校准精度。


技术实现思路

1、有鉴于此,本公开实施例提供了一种时钟信号的校准电路、校准方法以及存储器,以提高时钟信号的校准效率。

2、本公开提供了一种时钟信号的校准电路,包括:电流模式逻辑模块、比较器和校准模块;其中,所述电流模式逻辑模块,被配置为接收测试电压,并基于所述测试电压生成第一输出电压和第二输出电压;其中,所述第一输出电压和所述第二输出电压均用于表征所述电流模式逻辑模块的占空比调节幅度;所述比较器,连接至所述电流模式逻辑模块,被配置为接收第一输出电压和第二输出电压,并比对所述第一输出电压和所述第二输出电压生成第一比对结果;所述校准模块,分别连接所述电流模式逻辑模块和比较器,被配置为接收所述第一比对结果,基于所述第一比对结果生成第一校本文档来自技高网...

【技术保护点】

1.一种时钟信号的校准电路,其特征在于,包括:电流模式逻辑模块、比较器和校准模块;其中,

2.根据权利要求1所述的校准电路,其特征在于,

3.根据权利要求1或2所述的校准电路,其特征在于,所述校准模块设置在数据接口中;所述校准模块,还被配置为对所述数据接口中的数据接收机进行校准。

4.根据权利要求1所述的校准电路,其特征在于,

5.根据权利要求4所述的校准电路,其特征在于,所述时钟信号包括:第一差分时钟信号和第二差分时钟信号;其中,

6.根据权利要求1或4所述的校准电路,其特征在于,所述电流模式逻辑模块包括:第一电流模式逻辑子模...

【技术特征摘要】

1.一种时钟信号的校准电路,其特征在于,包括:电流模式逻辑模块、比较器和校准模块;其中,

2.根据权利要求1所述的校准电路,其特征在于,

3.根据权利要求1或2所述的校准电路,其特征在于,所述校准模块设置在数据接口中;所述校准模块,还被配置为对所述数据接口中的数据接收机进行校准。

4.根据权利要求1所述的校准电路,其特征在于,

5.根据权利要求4所述的校准电路,其特征在于,所述时钟信号包括:第一差分时钟信号和第二差分时钟信号;其中,

6.根据权利要求1...

【专利技术属性】
技术研发人员:徐迪恺
申请(专利权)人:芯盟科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1