一种逻辑单元电路和加法器电路制造技术

技术编号:43375226 阅读:23 留言:0更新日期:2024-11-19 17:54
本申请公开了一种逻辑单元电路和加法器电路,应用于多比特加法器,所述逻辑运算单元电路用于实现!P逻辑和!G逻辑,包括:两个与非门,一个或门;其中,一个与非门的两个输入分别为a<subgt;i</subgt;、b<subgt;i</subgt;,输出为!G<subgt;i</subgt;,并将!G<subgt;i</subgt;输出给另一个与非门的一输入;或门的两个输入分别为a<subgt;i</subgt;、b<subgt;i</subgt;,输出为另一个与非门的另一输入;另一个与非门的两个输入分别为一个与非门的输出、或门的输出,输出为!P<subgt;i</subgt;;其中,i表示多比特加法中的第i位。

【技术实现步骤摘要】
【国外来华专利技术】

本申请涉及但不限于数字电路技术,尤指一种逻辑单元电路和加法器电路


技术介绍

1、加法器作为最基本的逻辑运算单元,普遍应用在各种类型的处理器中。在电路系统中,加法器主要负责计算、索引等。而且加法器也是其他硬件逻辑运算单元如乘法器、减法器等的重要组成部分。根据加法器电路的拓扑结构不同,可以对加法器进行分类,常见的加法器拓扑结构大致包括:行波进位法、超前进位法等。

2、不同拓扑结构的加法器,在面积和速率上各不相同。随着对处理器核的高工作频率和低功耗的要求,对加法器也有了更高的要求。如何在保证高速率的同时,降低功耗;或者在特定的速率场景下,采用面积更小、功耗更低的拓扑结构,平衡功耗与速率的关系成为了亟需解决的问题。


技术实现思路

0、专利技术概述

1、本申请提供一种逻辑单元电路和加法器电路,电路结构简洁,能够很好地平衡功耗与速率的关系。

2、本申请实施例提供一种逻辑运算单元电路,应用于多比特加法器,所述逻辑运算单元电路用于实现!p逻辑和!g逻辑,包括:两个与非门,一个或门;其中,本文档来自技高网...

【技术保护点】

1.一种逻辑单元电路,其特征在于,应用于多比特加法器,所述逻辑运算单元电路用于实现!P逻辑和!G逻辑,包括:两个与非门,一个或门;其中,

2.一种逻辑单元电路,其特征在于,应用于多比特加法器,所述逻辑运算单元电路用于实现!G逻辑和!P逻辑,包括:一与-或非门、一与非门;

3.一种逻辑单元电路,其特征在于,应用于多比特加法器,所述逻辑运算单元电路用于实现G逻辑和P逻辑,包括:一或-与非门、一或非门;

4.一种逻辑单元电路,其特征在于,应用于多比特加法器,所述逻辑运算单元电路用于实现P逻辑和G逻辑,包括:两个或非门,一个与门;其中,p>

5.一种加...

【技术特征摘要】
【国外来华专利技术】

1.一种逻辑单元电路,其特征在于,应用于多比特加法器,所述逻辑运算单元电路用于实现!p逻辑和!g逻辑,包括:两个与非门,一个或门;其中,

2.一种逻辑单元电路,其特征在于,应用于多比特加法器,所述逻辑运算单元电路用于实现!g逻辑和!p逻辑,包括:一与-或非门、一与非门;

3.一种逻辑单元电路,其特征在于,应用于多比特加法器,所述逻辑运算单元电路用于实现g逻辑和p逻辑,包括:一或-与非门、一或非门;

4.一种逻辑单元电路,其特征在于,应用于多比特加法器,所述逻辑运算单元电路用于实现p逻辑和g逻辑,包括:两个或非门,一个与门;其中,

5.一种加法器电路,其特征在于,包括权利要求1至4任一项所述的逻辑...

【专利技术属性】
技术研发人员:李京波
申请(专利权)人:声龙新加坡私人有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1