一种LED芯片实现方案制造技术

技术编号:4321184 阅读:344 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种LED芯片实现方案,通过该方案,可以省去缓冲存储器,并可实现更多芯片级连,消除了对级连LED芯片时钟频率不一致带来系统级负面影响,适用于芯片大规模级连应用系统。

【技术实现步骤摘要】

本专利技术涉及包含LED芯片实现方案。适用于大规模级连芯片应 用系统,尤其适用于级连LED应用系统
技术介绍
通常情况下,级连LED芯片需要在内部植入一定容量的存储器 用以存储数据,来满足应用系统的要求。当级连节点(一颗芯片为一个节点)较多时,同时不同芯片的 时钟频率偏差较大时,需要提高内部的存储器容量,这样造成芯 片面积较大,同时提高了设计难度,成本高,难以满足客户需求。采用本方案可以节省该存储器,同时降低了对芯片时钟频率差 异的要求。
技术实现思路
本专利技术旨在提出一种能节省缓冲存储器,降低芯片成本方案。 所采用的技术方案是对级连链上的节点芯片进行编号,芯片节 点链上第M颗芯片只接收数据链上第M个数据,这样可以节省芯片内部的存储器,同时对级连链上的节点个数多少没有理论上的 限制。当芯片节点收到上一节点发送过来的编号标识符时,通过帧头 和标识符电路的识别及相应的产生电路,会产生新的编号并传送至下一级,通过这种方式完成节点链编号工作;当帧头和标识符 电路的识别到当前传输的是数据时,按照本芯片在节点链上的编 号,接受相应的数据。 附图说明下面结合附图及具体实施例对本专利技术作进一步详细说明。图l为应用系统框图2为显现方案图3为传输数据链; 具体实施例方式参考图1为本专利技术的应用系统框图。图中每一个节点为一颗 芯片。多颗芯片级连构成整个应用系统。通过微控制器给节点1 发送数据,并依次传输给下一个节点,不同的节点接收该数据内 容的不同部分。参考图2为LED芯片实现方案。节点如何识别自己接收该数据的那一个部分为该方案的重点 内容。首先通过一定的方法,如图1示,对节点链上的节点从1开 始,递增l的方式进行编号,比如第一个节点编号为l,第二个节 点编号为2,第M个节点编号为M;其次微控制器对数据链上的数 据也进行编号,如图3所示。这样通过芯片内部电路的具体实现, 节点链上的节点1只接收数据链上编号为1的数据,同样,节点 链上的节点2只接收数据链上编号为2的数据,节点链上的节点M 只接收数据链上编号为M的数据。权利要求1、一种LED芯片实现方案,其特征在于包括一组帧头及标识符识别电路、一组帧头及标识符生成电路和数据接收电路三部分。2、 如权利要求1所述的一种LED芯片实现方案,其特征在于 所述一组帧头及标识符识别电路包括帧头识别和标识符识别电路 两部分,标识符在帧头之后。3、 如权利要求2所述的一种LED芯片实现方案,其特征在于 所述标识符识别电路,根据接收到不同的标识符,将启动移位寄 存器工作生成新的信号或直接选择输入数据,并能快速反应,降 低操作延迟。4、 如权利要求2所述的一种LED芯片实现方案,其特征在于 所述的帧头识别电路,帧头区别于正常数据的编码方式,可方便 地和正常的数据区分开来并同时提高系统可靠性。5、 如权利要求1所述的一种LED芯片实现方案,其特征在于 所述帧头和标识符生成电路,为下一级级连芯片进行编号。6、 如权利要求1所述的一种LED芯片实现方案,其特征在于 所述数据接收电路,接收并分析数据链上的数据,判断其是否为 本芯片接收。全文摘要本专利技术公开了一种LED芯片实现方案,通过该方案,可以省去缓冲存储器,并可实现更多芯片级连,消除了对级连LED芯片时钟频率不一致带来系统级负面影响,适用于芯片大规模级连应用系统。文档编号G09F9/33GK101685592SQ20081021646公开日2010年3月31日 申请日期2008年9月26日 优先权日2008年9月26日专利技术者林丰成, 赵显西 申请人:天利半导体(深圳)有限公司本文档来自技高网...

【技术保护点】
一种LED芯片实现方案,其特征在于:包括一组帧头及标识符识别电路、一组帧头及标识符生成电路和数据接收电路三部分。

【技术特征摘要】

【专利技术属性】
技术研发人员:赵显西林丰成
申请(专利权)人:天利半导体深圳有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利