【技术实现步骤摘要】
本申请属于电子,具体涉及一种优化存储器的传输信号的方法、存储器控制器及电子设备。
技术介绍
1、双数据速率同步动态随机存储器(double data rate synchronous dynamicrandom access memory,ddrsdram)是一种数据速率是时钟速率两倍的存储器,简称为ddr存储器。如图1所示,在ddr系统中,传输数据dq分别与时钟dqs上升沿和下降沿同步。内存控制器通过物理层接口(phy)与ddr存储器交互,phy与ddr存储器之间的接口简称ddr接口。ddr接口读写的可靠性决定了内存控制器的可靠性。
2、随着中央处理器(central processing unit,cpu)工作频率的升高,要求ddr接口的频率也越来越高,更高的频率容易导致信号占空比失真、时钟抖动等问题,该问题引起的读写可靠性降低越来越显著。
技术实现思路
1、鉴于此,本申请的目的在于提供一种优化存储器的传输信号的方法、存储器控制器及电子设备,以改善存储器的传输信号的质量,从
...【技术保护点】
1.一种优化存储器的传输信号的方法,其特征在于,包括:
2.根据权利要求1所述的方法,其特征在于,所述第一系统时钟信号包含2n个相位时钟信号,每个相位时钟信号有独立的DCA寄存器,n为大于等于2的整数;调整第一DCA寄存器组的值,包括:
3.根据权利要求1所述的方法,其特征在于,所述第一系统时钟信号包含2n个相位时钟信号,每个相位时钟信号有独立的DCA寄存器,n为大于等于2的整数;调整第一DCA寄存器组的值,包括:
4.据权利要求3所述的方法,其特征在于,基于2n个眼图宽度调整第一DCA寄存器组的值,包括:
5.根据权利
...【技术特征摘要】
1.一种优化存储器的传输信号的方法,其特征在于,包括:
2.根据权利要求1所述的方法,其特征在于,所述第一系统时钟信号包含2n个相位时钟信号,每个相位时钟信号有独立的dca寄存器,n为大于等于2的整数;调整第一dca寄存器组的值,包括:
3.根据权利要求1所述的方法,其特征在于,所述第一系统时钟信号包含2n个相位时钟信号,每个相位时钟信号有独立的dca寄存器,n为大于等于2的整数;调整第一dca寄存器组的值,包括:
4.据权利要求3所述的方法,其特征在于,基于2n个眼图宽度调整第一dca寄存器组的值,包括:
5.根据权利要求1所述的方法,其特征在于,所述第一系统时钟信号包含2n个相位时钟信号,每个相位时钟信号有独立的dca寄存器,n为大于等于2的整数;调整第一dca寄存器组的值,包括:
6.根据权利要求1-5中任一项所述的方法,其特征在于,所述第二系统时钟信号包含2n个相位时钟信号,每个相位时钟信号有独立的dca寄存器,n为大于等于2的整数;调整第二dca寄存器组的值,包括:
7.根据权利要求6所述的方法,其特征在于,调整所述第二dc...
【专利技术属性】
技术研发人员:范敏敏,
申请(专利权)人:海光云芯集成电路设计上海有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。