液晶显示器件及其驱动方法技术

技术编号:4264007 阅读:169 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种适于提高图像质量的液晶显示器件及其驱动方法。该驱动方法包括:从数据使能信号和数据时钟信号得出帧检测信号;从所述帧检测信号和所述数据时钟信号同时得出启动信号和第一栅时钟信号;以及从所述第一栅时钟信号和所述数据时钟信号得出第二栅时钟信号。所述第一栅时钟信号在高电平时间段的起始时间点方面与所述启动信号相同。

【技术实现步骤摘要】

本专利技术涉及一种液晶显示器件,尤其涉及一种适于提高图像质量的液晶显 示器件及其驱动方法。
技术介绍
随着信息社会的发展,能被用来显示信息的平板显示器件得到了广泛的发 展。这些平板显示器件包括液晶显示(LCD)器件、有机电致发光显示器件、 等离子体显示器件和场发射显示器件。在上述的显示器件中,LCD器件具有 明显的优势,因为液晶显示器件重量轻且厚度薄,并能实现低功率消耗和全色 方案。因此,LCD器件已经被广泛用于移动电话、航空系统、便携式计算机、 电视等等。图1是显示现有技术的LCD器件的方块图,图2是显示图1中栅驱动器 的详细方块图,图3是显示图2中第一移位寄存器的电路图。如图1中所示,现有技术的LCD器件包括液晶面板130、栅驱动器110、 数据驱动器120、和定时控制器100。液晶面板130显示图像。栅驱动器110 通过线驱动液晶面板130。数据驱动器120通过线给液晶面板130施加数据电 压。为了控制栅驱动器110和数据驱动器120,定时控制器IOO产生控制信号。 例如,定时控制器100产生控制栅驱动器110的启动信号Vst和第一至第四栅 时钟信号GCLK1至GCLK4。定时控制器100还产生源启动脉冲SSP、源移 位时钟SSC、源输出使能信号SOE、极性控制信号POL等等。栅驱动器110直接形成在液晶面板130上。这种结构的面板称作板内栅面 板(Gate-in-Panel),即采用在液晶面板上嵌入驱动IC的GIP技术结构的面板。此外,如图2中所示,栅驱动器110包括多个级ST1至STn。级ST1至STn 彼此连接形成级联构造。每一级ST1至STn都从前一级接收输出信号和依次 施加的第--至第四栅时钟信号GCLK1至GCLK4中的三个栅时钟信号。第--级ST1单独输入启动信号Vst,而不是前一级的输出信号,因为不存在前一级。每一级ST1至STn都利用前一级的输出信号以及第至第四栅时钟信号 GCLK1至GCLK4中的三个栅时钟信号并产生输出信号Vgl至Vgn。将级ST1 至STn中产生的输出信号Vgl至Vgn分别施加到液晶面板130上的栅线GL1 至GLn。这些级STl至STn在它们的内部电路构造方面是彼此相同的。因此, 为了解释方便,现在将描述第一级ST1的电路构造。参照图3,将第四栅时钟信号GCLK4和启动信号Vst施加到第一级ST1 。 第一级ST1包括响应于启动信号Vst和第四栅时钟信号GCLK4用以控制第一 节点Q的第一控制部分112;和响应于第三栅时钟信号GCLK3和启动信号 Vst用以控制第二节点QB的第二控制部分114;以及响应于第一和第二节点Q 和QB上的电压选择性地输出第一栅时钟信号GCLK1和第一供给电压VSS的 输出部分116。第四栅时钟信号GCLK4导通第二晶体管T2,从而在第一时间段过程中将 启动信号Vst通过第一晶体管Tl和第二晶体管T2充电到第一节点Q。然后, 第六晶体管T6通过第一节点Q上的电压慢慢导通。第五晶体管T5也导通, 从而使第一供给电压VSS充电到第二节点QB。第二节点QB上的电压VSS 断开第三和第七晶体管T3和T7。因此,在第一时间段过程中尽管第六晶体管 T6慢慢导通,但由于低电平的第一栅时钟信号GCLK1的原因,第一栅线GL1 仍保持低电平状态。对于第二时间段,不施加启动信号Vst和第 一至第四栅时钟信号GCLK1 至GCLK4。在第二时间段中,不管怎样,将继续保持第一时间段中的第一级 ST1的状态。在第三时间段过程中,向第六晶体管T6的源极端子施加第一栅时钟信号 GCLK1。然后,通过第六晶体管T6的源极和栅极端子之间的内部电容(或寄 生电容)Cgs产生自举(bootstrapping)现象,从而增大与第六晶体管T6的栅 极端子连接的第一节点Q上的电压。结果,第六晶体管T6完全或彻底导通, 从而高电平的第一栅时钟信号GCLK1通过第六晶体管T6被充电到液晶面板4130的第一栅线GL1上。对于第四时间段,第二供给电压VDD通过由第三栅时钟信号GCLK3导 通的第四晶体管T4被充电到第二节点QB。此时,因为第一栅时钟信号GCLK1 具有低电平,所以自举现象终止,从而第一节点Q保持以前的电压,即启动 信号Vst的电压。第二节点QB上的电压导通第三和第七晶体管T3和T7,由 此通过第三和第七晶体管T3和T7的每一个将第一供给电压VSS充电到第一 节点Q和液晶面板130的第一栅线GL1 。这样,为了驱动栅驱动器110,应从定时控制器100施加启动信号Vst和 第一至第四栅时钟信号GCLK1至GCLK4。然而,当在高电平时间段中,将第一栅时钟信号GCLK1与第二至第四栅 时钟信号GCLK1至GCLK4进行比较时,第一栅时钟信号GCLK1具有相对 短的高电平时间段,如图4中所示。因此,与液晶面板130的其他栅线GL2 至GLn上的薄膜晶体管相比,第一栅线GL1上的薄膜晶体管每个都具有相对 短的导通时间段,由此使得第一栅线GL1上的像素比其他栅线GL2至GLn 上的更亮。结果,产生了第一栅线GL1的像素与其他栅线GL2至GLn的像素之间的 亮度差,由此降低了图像质量。
技术实现思路
因此,本专利技术涉及一种基本上克服了由于现有技术的限制和缺点而导致的 一个或多个问题的LCD器件。本专利技术的一个目的是提供一种能使第一栅时钟信号GCLK1的上升沿与启 动信号的上升沿相同从而提高了 LCD器件的图像质量和其驱动方法。将在下面的描述中列出本专利技术其他的特征和优点,且其中一部分从下面的 描述变得显而易见,或者通过本专利技术的实践可以理解到。通过在说明书和权利 要求书以及附图中特别指出的结构可实现和获得本专利技术的优点。根据本专利技术的一个方面,液晶显示器件的驱动方法包括从数据使能信号 和数据时钟信号得出帧检测信号;从所述帧检测信号和所述数据时钟信号同时 得出启动信号和第一栅时钟信号;以及从所述第一栅时钟信号和所述数据时钟 信号得出第二栅时钟信号。所述第一栅时钟信号在高电平时间段的起始时间点5方面与所述启动信号相同。根据本专利技术另一个方面的LCD器件包括帧检测器,其通过检测帧之间 的空白时间段从数据使能信号和数据时钟信号得出帧检测信号;启动信号和第 --栅时钟信号产生器,其从所述帧检测信号和所述数据时钟信号同时得出启动 信号和第一栅时钟信号;和第二栅时钟信号产生器,其从所述第一栅时钟信号 和所述数据时钟信号得出第二栅时钟信号,其中所述第一栅时钟信号在高电平 时间段的起始时间点方面与所述启动信号相同。根据下面附图的解释和详细的描述,其他系统、方法、特征和优点对于本 领域普通技术人员来说将是或者变得显而易见。应注意,所有这些系统、方法、 特征和优点应包含在该说明书内,包含在本专利技术的范围内,并由随后的权利要 求保护。该部分不应解释为对权利要求的限制。下面将结合实施方式进一歩描 述本专利技术的其它方面和优点。应当理解,本专利技术前面的一般性描述和下面的详 细描述都是典型性的和解释性的,意在提供如权利要求书所述的本专利技术进一步 的解释。附图说明为本专利技术提供进一步理解并结合组成本申请一部分的附解了本专利技术 的实施方案并与说明书一起用于解释本专利技术。在附图中 图1是显示现有技术的LCD器件的方块图; 图2是显示图本文档来自技高网
...

【技术保护点】
一种驱动液晶显示器件的方法,包括: 从数据使能信号和数据时钟信号得出帧检测信号; 从所述帧检测信号和所述数据时钟信号同时得出启动信号和第一栅时钟信号;以及 从所述第一栅时钟信号和所述数据时钟信号得出第二栅时钟信号,  其中所述第一栅时钟信号在高电平时间段的起始时间点方面与所述启动信号相同。

【技术特征摘要】
KR 2007-12-21 10-2007-01358401. 一种驱动液晶显示器件的方法,包括从数据使能信号和数据时钟信号得出帧检测信号;从所述帧检测信号和所述数据时钟信号同时得出启动信号和第一栅时钟信号;以及从所述第一栅时钟信号和所述数据时钟信号得出第二栅时钟信号,其中所述第一栅时钟信号在高电平时间段的起始时间点方面与所述启动信号相同。2. 根据权利要求1所述的方法,其中所述第一栅时钟信号的高电平时间段对应于两个水平同步时间段的时段。3. 根据权利要求1所述的方法,进一步包括从所述第二栅时钟信号和所述数据时钟信号得出第三栅时钟信号;和从所述第三栅时钟信号和所述数据时钟信号得出第四栅时钟信号。4. 一种液晶显示...

【专利技术属性】
技术研发人员:李相勋金花英金钟佑
申请(专利权)人:乐金显示有限公司
类型:发明
国别省市:KR[韩国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1