像素电路及显示面板制造技术

技术编号:41976998 阅读:13 留言:0更新日期:2024-07-12 12:09
本申请公开了一种像素电路及显示面板,该像素电路包括补偿晶体管、第一初始化晶体管以及串联于第一电源线与第二电源线之间的第一发光控制晶体管、驱动晶体管以及第二发光控制晶体管,通过在一帧的一时段中控制第二发光控制晶体管关闭,第一发光控制晶体管、驱动晶体管以及补偿晶体管均打开,且第一初始化晶体管在该时段后打开,可以在第一初始化晶体管打开之前先打开第一发光控制晶体管、驱动晶体管以及补偿晶体管,能够在通过第一初始化晶体管对驱动晶体管的栅极复位前,使得驱动晶体管的栅源压差与栅漏压差处于一相同的固定值,从而可以减小驱动晶体管的迟滞特性所带来的差异,进而改善了残影、闪烁。

【技术实现步骤摘要】

本申请涉及显示,具体涉及一种像素电路及显示面板


技术介绍

1、随着显示产品在消费市场的不断发展,人们对光学性能要求越来越高。然而,像素电路时常会存在一些影响显示品质的现象,例如残影、闪烁等。

2、因此,亟需提供一种像素电路及显示面板,以缓解上述的显示不良现象。


技术实现思路

1、本申请提供一种像素电路及显示面板,以缓解像素电路中驱动晶体管的迟滞特性致使的残影、闪烁的技术问题。

2、第一方面,本申请提供一种像素电路,该像素电路包括补偿晶体管、第一初始化晶体管以及串联于第一电源线与第二电源线之间的第一发光控制晶体管、驱动晶体管以及第二发光控制晶体管,第一发光控制晶体管的沟道类型与第二发光控制晶体管的沟道类型不同;补偿晶体管连接于驱动晶体管的栅极与驱动晶体管的源极或者漏极之间;第一初始化晶体管连接于驱动晶体管的栅极与第一初始化线之间;其中,在一帧的一时段中,第二发光控制晶体管关闭,第一发光控制晶体管、驱动晶体管以及补偿晶体管均打开;且第一初始化晶体管在该时段后打开。p>

3、在其中本文档来自技高网...

【技术保护点】

1.一种像素电路,其特征在于,所述像素电路包括:

2.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制晶体管为N沟道类型晶体管,所述第一发光控制晶体管的第一极与所述第一电源线连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极连接,所述第一发光控制晶体管的栅极接入具有正脉冲的第一发光控制信号;

3.根据权利要求2所述的像素电路,其特征在于,所述补偿晶体管的栅极接入第一栅极驱动信号,所述第一初始化晶体管的栅极接入第二栅极驱动信号;

4.根据权利要求3所述的像素电路,其特征在于,所述像素电路在一帧中的工作阶段包括第一阶段,在所述第一阶段中...

【技术特征摘要】

1.一种像素电路,其特征在于,所述像素电路包括:

2.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制晶体管为n沟道类型晶体管,所述第一发光控制晶体管的第一极与所述第一电源线连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极连接,所述第一发光控制晶体管的栅极接入具有正脉冲的第一发光控制信号;

3.根据权利要求2所述的像素电路,其特征在于,所述补偿晶体管的栅极接入第一栅极驱动信号,所述第一初始化晶体管的栅极接入第二栅极驱动信号;

4.根据权利要求3所述的像素电路,其特征在于,所述像素电路在一帧中的工作阶段包括第一阶段,在所述第一阶段中,所述第一栅极驱动信号为高电位,所述补偿晶体管打开;所述第二栅极驱动信号为低电位,所述第一初始化晶体管关闭;所述扫描信号为高电位,所述写入晶体管、所述第二初始化晶体管均关闭;所述第一发光控制信号为高电位,所述第一发光控制晶体管打开;所述第二发光控制信号为高电位,所述第二发光控制晶体管关闭。

5.根据权利要求4所述的像素电路,其特征在于,所述像素电路在一帧中的工作阶段还包括位于所述第一阶段后的第二阶段,在所述第二阶段中,所述第一栅极驱动信号为低电位,所述补偿晶体管关闭;所述第二栅极驱动信号为高电位,所述第一初始化晶体管打开;所述扫描信号为高电位,所述写入晶体管、所述第二初始化晶体管均关闭;所述第一发光控制信号为低电位,所述第一发光控制晶体管关闭;所述第二发光控制信号为高电位,所述第二发光控制晶体管关闭。

6.根据权利要求5所述的像素电路,其特征在于,所述像素电路在一帧中的工作阶段还包括位于所述第二阶段后的第三阶段,在所述第三阶段中,所述第一栅极驱动信号为高电位,所述补偿晶体管打开;所述第二栅极驱动信号为高电位,所述第一初始化晶体管打开;所述扫...

【专利技术属性】
技术研发人员:袁宾
申请(专利权)人:武汉华星光电半导体显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1