一种应用于锁相环的锁定检测电路制造技术

技术编号:41695336 阅读:21 留言:0更新日期:2024-06-19 12:30
本发明专利技术提供了一种应用于锁相环的锁定检测电路,所述锁定检测电路通过检测锁相环中鉴频鉴相器的两个输出信号通过异或门的脉宽,确定锁相环处于锁定状态还是锁定前状态。由于通过异或门的检测信号的脉宽就代表了锁相环参考信号和反馈信号的相位差,通过这个相位差即可确定锁相环的状态。本发明专利技术的锁定检测电路还可用于锁相环鉴频鉴相器为消除死区效应而加大延时的情况,且计数器模块为可调位数,可应对于不同需求,而且可根据调节延时滤波电路来使得该锁定检测电路不会由于错判而失锁。

【技术实现步骤摘要】

本专利技术属于数模混合集成电路,具体涉及一种应用于锁相环的锁定检测电路


技术介绍

1、在无线通信高速发展的现如今,各领域的技术也飞速提升。而锁相环频率综合器在无线通信领域中更是扮演着重要的角色,其性能也逐渐被提出更高的要求。

2、锁相环电路主要包括鉴频鉴相器、电荷泵、低通滤波器、压控振荡器和分频器,在不同应用下锁相环电路可能起着不同的作用。在集成电路领域中,锁相环电路主要是给其他模块提供高性能和所需频率的时钟。这时,锁定检测电路也就应运而生,锁定检测电路主要是用来检测锁相环是否处于锁定状态;失锁和锁定两种状态一般用高低电平来表示,其信号告知其他模块时钟是否就位。

3、而锁定检测电路主要包括数字型锁定检测和模拟型锁定检测,两者在不同的应用下都发挥着各自优点,其检测方式也都是检测鉴频鉴相器的相位误差;其中模拟型锁定检测电路大多是通过片外的滤波器来完成,相比这点数字锁定检测则有着片内集成的优点。数字型锁定检测电路也有着快速稳定的优点,但其会根据鉴频鉴相器的频率可能会超过自身工作条件;所以想同时结合两者优点也成为了锁定检测的难点。

本文档来自技高网...

【技术保护点】

1.一种应用于锁相环的锁定检测电路,其特征在于,所述锁定检测电路通过检测锁相环中鉴频鉴相器的两个输出信号通过异或门的脉宽,确定锁相环处于锁定状态还是锁定前状态。

2.根据权利要求1所述的应用于锁相环的锁定检测电路,其特征在于,所述锁定检测电路包括:或门单元、异或门单元、D触发器、计数器模块、可调延时滤波电路1、可调延时滤波电路2、三个与非门单元;

3.根据权利要求2所述的应用于锁相环的锁定检测电路,其特征在于,所述异或门单元的两输入端分别接入两输入信号PFD_UP和PFD_DOWN,其输出端连接可调延时滤波电路1和可调延时滤波电路2;

<p>4.根据权利要求...

【技术特征摘要】

1.一种应用于锁相环的锁定检测电路,其特征在于,所述锁定检测电路通过检测锁相环中鉴频鉴相器的两个输出信号通过异或门的脉宽,确定锁相环处于锁定状态还是锁定前状态。

2.根据权利要求1所述的应用于锁相环的锁定检测电路,其特征在于,所述锁定检测电路包括:或门单元、异或门单元、d触发器、计数器模块、可调延时滤波电路1、可调延时滤波电路2、三个与非门单元;

3.根据权利要求2所述的应用于锁相环的锁定检测电路,其特征在于,所述异或门单元的两输入端分别接入两输入信号pfd_up和pfd_down,其输出端连接可调延时滤波电路1和可调延时滤波电路2;

4.根据权利要求3所述的应用于锁相环的锁定检测电路,其特征在于,所述锁定检测电路的两个输入端分别接入所述锁相环中鉴频鉴相器的两个输出,接入两个输出的pfd_up和pfd_down信号。

5.根据权利要求3所述的应用于锁相环的锁定检测电路,其特征在于,所述可调延时滤波电路1用于在所述连续检测周期内检测所述检测信号的脉宽,并判断所述检测信号的脉宽大小是否小于所述滤波阈值,如果小于则判定所述锁相环处于锁定状态。

6.根据权利要求2所述的应用于锁相环的锁定检测电路,其特征在于,

【专利技术属性】
技术研发人员:刘马良张萌肖金海张曼
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1