时间数字转换器及方法技术

技术编号:4160600 阅读:287 留言:0更新日期:2012-04-11 18:40
一种时间数字转换器及方法,所述时间数字转换器通过至少4个触发器在各自对应的参考时钟下获得待测信号的瞬态值形成离散信号,所述各个触发器对应的参考时钟相应的有效边沿依次延迟,并通过获取当待测信号向有效边沿翻转以及从有效边沿翻转对应的两个离散信号之间的距离来计算待测信号的有效电平时间,以数字信号的形式输出。所述时间数字转换器节省了硬件数量,也减小了芯片面积。

Time digital converter and method

A time to digital converter and method, the time to digital converter through at least 4 triggers for transient signal to be measured in the corresponding reference clock value to form discrete signal, effectively the edge of each trigger corresponding to the reference clock and the corresponding delay in turn, by obtaining effective level time when two discrete signals between the distance to the edge of the signal to be measured and the corresponding effective flip flip from the active edge to calculate the signal to be measured, in the form of a digital signal output. The time digital converter saves both hardware and chip area.

【技术实现步骤摘要】

【技术保护点】
一种时间数字转换器,其特征在于,包括: 至少四个触发器,用于在对应的参考时钟达到有效边沿时,输出所获得的待测信号的瞬态值形成离散信号,其中所述各个触发器对应的参考时钟相应的有效边沿依次延迟; 至少两个开始信号单元,用于在所获得的 连续三个离散信号表示待测信号向有效边沿翻转时,在对应的参考时钟达到有效边沿时输出有效开始信号,所述连续三个离散信号对应的参考时钟相应的有效边沿依次延迟,并且中间一个离散信号与所述开始信号单元对应; 至少两个脉冲单元,用于在所获得的连续 三个离散信号的中间一个离散信号连续两次为同一有效值时,在所对应的参考时钟状态达到有效边沿时输出脉冲信号,所述连续三个离散信号对应的参考时钟相应的有效边沿依次延迟; 至少两个结束信号单元,用于在所获得的连续三个离散信号表示待测信号从有效 边沿翻转时,在所对应的参考时钟状态达到有效边沿时输出有效结束信号,所述连续三个离散信号对应的参考时钟相应的有效边沿依次延迟,并且中间一个离散信号与所述结束信号单元对应; 计数单元,用于对所获得的脉冲信号计数; 第一编码单元,用于 根据所获得的有效开始信号得到输出有效开始信号的开始信号单元地址; 第二编码单元,用于根据所获得的有效结束信号得到输出有效结束信号的结束信号单元地址; 减法单元,用于计算所述输出有效开始信号的开始信号单元地址和输出有效结束信号的结 束信号单元地址的距离。...

【技术特征摘要】

【专利技术属性】
技术研发人员:刘渭李伟任鹏林庆龙王阳元
申请(专利权)人:中芯国际集成电路制造北京有限公司
类型:发明
国别省市:11[中国|北京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1