System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 阵列基板及其控制方法、显示面板技术_技高网

阵列基板及其控制方法、显示面板技术

技术编号:41328087 阅读:5 留言:0更新日期:2024-05-13 15:06
本公开提供了一种阵列基板及其控制方法、显示面板,涉及显示技术领域。阵列基板中,第一控制电路与数据信号端、第一节点以及存储电路电连接,第一控制电路被配置为:在第一节点的信号控制下将数据信号端的信号写入并存储在存储电路;第一节点与多路选择器的输出端电连接;第二控制电路与存储电路、第二控制端以及像素电极电连接,第二控制电路被配置为:在第二控制端的信号控制下,将存储电路的信号写入像素电极;第二控制端与移位寄存器的输出端电连接;第三控制电路与第一电压端、第一节点以及第三控制端电连接,第三控制电路被配置为:在第三控制端的信号控制下,将第一电压端的信号写入第一节点。

【技术实现步骤摘要】

本公开涉及显示,尤其涉及一种阵列基板及其控制方法、显示面板


技术介绍

1、部分显示装置(例如手机)中显示面板采用液晶显示面板(liquidcrystaldisplay,简称lcd)。实际应用过程中发现,lcd显示面板在低频显示模式中容易出现抖动问题。


技术实现思路

1、本公开的实施例提供一种阵列基板及其控制方法、显示面板,改善了低频时的抖动问题。

2、为达到上述目的,本公开的实施例采用如下技术方案:

3、一方面,提供了一种阵列基板,包括移位寄存器、多路选择器以及控制器,所述控制器包括第一控制电路、存储电路、第二控制电路以及第三控制电路,

4、所述第一控制电路与数据信号端、第一节点以及所述存储电路电连接,所述第一控制电路被配置为:在所述第一节点的信号控制下将所述数据信号端的信号写入并存储在所述存储电路;所述第一节点与所述多路选择器的输出端电连接;

5、所述第二控制电路与所述存储电路、第二控制端以及像素电极电连接,所述第二控制电路被配置为:在所述第二控制端的信号控制下,将所述存储电路的信号写入所述像素电极;所述第二控制端与所述移位寄存器的输出端电连接;

6、所述第三控制电路与所述第一电压端、所述第一节点以及所述第三控制端电连接,所述第三控制电路被配置为:在所述第三控制端的信号控制下,将所述第一电压端的信号写入所述第一节点。

7、在一些实施方式中,所述移位寄存器包括:

8、所述第一输出电路与第二时钟信号端、输出端以及上拉节点电连接,所述第一输出电路被配置为:在所述上拉节点的信号控制下,将所述第二时钟信号端的信号写入所述输出端;

9、所述第二输出电路与第二电压端、所述输出端以及下拉节点电连接,所述第二输出电路被配置为:在所述下拉节点的信号控制下,将所述第二电压端的信号写入所述输出端;

10、所述第三输出电路与第三电压端、所述输出端以及第三时钟信号端电连接,所述第三输出电路被配置为:在所述第三时钟信号端的信号控制下,将所述第三电压端的信号写入所述输出端。

11、在一些实施方式中,所述第三控制电路包括第十六晶体管,所述第十六晶体管的的第一极与所述第一电压端电连接,所述第十六晶体管的第二极与所述第一节点电连接,所述第十六晶体管的栅极与所述第三控制端电连接。

12、在一些实施方式中,所述第三输出电路包括第十三晶体管,所述第十三晶体管的第一极与所述第三电压端电连接,所述第十三晶体管的第二极与所述输出端电连接,所述第十三晶体管的栅极与所述第三时钟信号端电连接。

13、在一些实施方式中,所述第三控制端和所述第三时钟信号端电连接。

14、在一些实施方式中,所述第一电压端与所述第三电压端电连接。

15、另一方面,提供了一种阵列基板的控制方法,所述阵列基板包括移位寄存器、多路选择器以及控制器,所述控制器包括第一控制电路、存储电路、第二控制电路以及第三控制电路,

16、所述第一控制电路与数据信号端、第一节点以及所述存储电路电连接,所述第一控制电路被配置为:在所述第一节点的信号控制下将所述数据信号端的信号写入并存储在所述存储电路;所述第一节点与所述多路选择器的输出端电连接;

17、所述第二控制电路与所述存储电路、第二控制端以及像素电极电连接,所述第二控制电路被配置为:在所述第二控制端的信号控制下,将所述存储电路的信号写入所述像素电极;所述第二控制端与所述移位寄存器的输出端电连接;

18、所述第三控制电路与所述第一电压端、所述第一节点以及所述第三控制端电连接,所述第三控制电路被配置为:在所述第三控制端的信号控制下,将所述第一电压端的信号写入所述第一节点;

19、一个图像帧包括发光阶段和保持阶段,所述保持阶段包括充电阶段,所述控制方法包括:

20、在所述充电阶段,控制所述第三控制电路使所述第一电压端的信号写入所述第一节点,以使所述第一控制电路在所述第一节点的信号控制下将所述数据信号端的信号写入所述存储电路;

21、在所述充电阶段,控制所述第二控制电路使所述存储电路的信号写入所述像素电极。

22、在一些实施方式中,所述移位寄存器包括:

23、所述第一输出电路与第二时钟信号端、输出端以及上拉节点电连接,所述第一输出电路被配置为:在所述上拉节点的信号控制下,将所述第二时钟信号端的信号写入所述输出端;

24、所述第二输出电路与第二电压端、所述输出端以及下拉节点电连接,所述第二输出电路被配置为:在所述下拉节点的信号控制下,将所述第二电压端的信号写入所述输出端;

25、所述第三输出电路与第三电压端、所述输出端以及第三时钟信号端电连接,所述第三输出电路被配置为:在所述第三时钟信号端的信号控制下,将所述第三电压端的信号写入所述输出端;

26、所述控制所述第二控制电路使所述存储电路的信号写入所述像素电极,包括:

27、控制所述第三输出电路使所述第三电压端的信号写入所述第二控制端,以使所述第二控制电路在所述第二控制端的信号控制下将所述存储电路的信号写入所述像素电极。

28、在一些实施方式中,所述保持阶段还包括位于所述充电阶段之后的放电阶段,所述控制方法还包括:

29、在所述放电阶段,控制所述第三控制电路使所述第一电压端的信号写入所述第一节点,以使所述第一控制电路在所述第一节点的信号控制下导通;

30、在所述放电阶段,控制所述第三输出电路使所述第三电压端的信号写入所述第二控制端,以使所述第二控制电路导通;

31、在所述放电阶段,所述数据信号端的信号为低电平信号,以使所述像素电极通过所述第二控制电路、所述存储电路以及所述第一控制电路放电。

32、再一方面,提供了一种显示面板,包括阵列基板、彩膜基板以及液晶层,所述阵列基板和所述彩膜基板对盒设置,所述液晶层位于所述阵列基板和所述彩膜基板之间;

33、所述阵列基板包括移位寄存器、多路选择器以及控制器,所述控制器包括第一控制电路、存储电路、第二控制电路以及第三控制电路,

34、所述第一控制电路与数据信号端、第一节点以及所述存储电路电连接,所述第一控制电路被配置为:在所述第一节点的信号控制下将所述数据信号端的信号写入并存储在所述存储电路;所述第一节点与所述多路选择器的输出端电连接;

35、所述第二控制电路与所述存储电路、第二控制端以及像素电极电连接,所述第二控制电路被配置为:在所述第二控制端的信号控制下,将所述存储电路的信号写入所述像素电极;所述第二控制端与所述移位寄存器的输出端电连接;

36、所述第三控制电路与所述第一电压端、所述第一节点以及所述第三控制端电连接,所述第三控制电路被配置为:在所述第三控制端的信号控制下,将所述第一电压端的信号写入所述第一节点。

37、本公开实施例提供的阵列基板及其控制本文档来自技高网...

【技术保护点】

1.一种阵列基板,其特征在于,包括移位寄存器、多路选择器以及控制器,所述控制器包括第一控制电路、存储电路、第二控制电路以及第三控制电路,

2.根据权利要求1所述的阵列基板,其特征在于,所述移位寄存器包括:

3.根据权利要求1或2所述的阵列基板,其特征在于,所述第三控制电路包括第十六晶体管,所述第十六晶体管的的第一极与所述第一电压端电连接,所述第十六晶体管的第二极与所述第一节点电连接,所述第十六晶体管的栅极与所述第三控制端电连接。

4.根据权利要求2所述的阵列基板,其特征在于,所述第三输出电路包括第十三晶体管,所述第十三晶体管的第一极与所述第三电压端电连接,所述第十三晶体管的第二极与所述输出端电连接,所述第十三晶体管的栅极与所述第三时钟信号端电连接。

5.根据权利要求2所述的阵列基板,其特征在于,所述第三控制端和所述第三时钟信号端电连接。

6.根据权利要求2所述的阵列基板,其特征在于,所述第一电压端与所述第三电压端电连接。

7.一种阵列基板的控制方法,其特征在于,所述阵列基板包括移位寄存器、多路选择器以及控制器,所述控制器包括第一控制电路、存储电路、第二控制电路以及第三控制电路,

8.根据权利要求7所述的控制方法,其特征在于,所述移位寄存器包括:

9.根据权利要求8所述的控制方法,其特征在于,所述保持阶段还包括位于所述充电阶段之后的放电阶段,所述控制方法还包括:

10.一种显示面板,其特征在于,包括阵列基板、彩膜基板以及液晶层,所述阵列基板和所述彩膜基板对盒设置,所述液晶层位于所述阵列基板和所述彩膜基板之间;

...

【技术特征摘要】

1.一种阵列基板,其特征在于,包括移位寄存器、多路选择器以及控制器,所述控制器包括第一控制电路、存储电路、第二控制电路以及第三控制电路,

2.根据权利要求1所述的阵列基板,其特征在于,所述移位寄存器包括:

3.根据权利要求1或2所述的阵列基板,其特征在于,所述第三控制电路包括第十六晶体管,所述第十六晶体管的的第一极与所述第一电压端电连接,所述第十六晶体管的第二极与所述第一节点电连接,所述第十六晶体管的栅极与所述第三控制端电连接。

4.根据权利要求2所述的阵列基板,其特征在于,所述第三输出电路包括第十三晶体管,所述第十三晶体管的第一极与所述第三电压端电连接,所述第十三晶体管的第二极与所述输出端电连接,所述第十三晶体管的栅极与所述第三时钟信号端电连接。

5.根据权利...

【专利技术属性】
技术研发人员:舒兴军刘子扬尹晓峰王如庆许辉杨胜伟安娜田婷次刚吴昊
申请(专利权)人:北京京东方显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1