一种时钟检测的装置、方法及芯片制造方法及图纸

技术编号:41327698 阅读:16 留言:0更新日期:2024-05-13 15:05
本申请实施例提供一种时钟检测的装置、方法及芯片,所述装置包括:被测时钟计数器,输入端与被测时钟相连,被配置为在所述被测时钟上升沿进行累加计数;参考时钟计数器,输入端与参考时钟相连,被配置为在所述参考时钟上升沿进行累加计数;被测时钟计数器溢出检测单元,输入端与所述被测时钟计数器的输出端相连且输出端与所述参考时钟计数器的复位信号端连接,被配置为在监测到所述被测时钟计数器发生溢出后,生成所述参考时钟计数器的复位信号;参考时钟计数器溢出检测单元,输入端与所述参考时钟计数器的输出端连接,被配置为监测所述参考时钟计数器发生的溢出,以通过所述参考时钟计数器发生的溢出确认所述被测时钟丢失。

【技术实现步骤摘要】

本申请涉及时钟检测领域,具体而言本申请实施例涉及一种时钟检测的装置、方法及芯片


技术介绍

1、如图1所示,相关技术提供了一种时钟检测装置,实时检测时钟状态,用于灵敏的检测出被测时钟的时钟是否存在。如图1所示,该时钟检测装置包括:第一计数器和第二计数器共两个计数器,且两个计数器各均接入参考时钟信号并分别接入正反两向被测时钟信号,计数器分别向第一检测模块和第二检测模块这两个检测模块分别输出计数结果,两检测模块通过与门输出最终检测结果。图1的时钟检测装置通过可编程逻辑器件实现。两计数器之一连接被测时钟信号,另一个连接反相器,反相器另一端连接被测信号。参考时钟信号通过晶振产生。在图1中如果被测时钟存在则两个计数器将不停的被交替清零,永远不会计到最大值,如果被测时钟丢失了,无论保持了低电平还是高电平,必定有一个计数器因得不到复位清零而计到最大值,从而实现对被测时钟的检测。

2、图1在实际数字电路实现时,必须要满足被测时钟频率不高于参考时钟频率,被测时钟的上升沿和下降沿复位时,为了避免亚稳态问题,需要采用同步复位,将被测试中的上升沿和下降沿通过参考时钟采本文档来自技高网...

【技术保护点】

1.一种时钟检测的装置,其特征在于,所述装置包括:

2.如权利要求1所述的装置,其特征在于,

3.如权利要求1所述的装置,其特征在于,

4.如权利要求3所述的装置,其特征在于,所述L的取值为2。

5.如权利要求4所述的装置,其特征在于,

6.如权利要求5所述的装置,其特征在于,所述被测时钟计数器发生一次溢出且在所述被测时钟计数器溢出检测单元同步期间所述参考时钟计数器不发生溢出。

7.如权利要求6所述的装置,其特征在于,所述参考时钟计数器发生一次溢出的时间满足:2M×T参考时钟>2+(2N×T被测时钟)。

...

【技术特征摘要】

1.一种时钟检测的装置,其特征在于,所述装置包括:

2.如权利要求1所述的装置,其特征在于,

3.如权利要求1所述的装置,其特征在于,

4.如权利要求3所述的装置,其特征在于,所述l的取值为2。

5.如权利要求4所述的装置,其特征在于,

6.如权利要求5所述的装置,其特征在于,所述被测时钟计数器发生一次溢出且在所述被测时钟计数器溢出检测单元同步期间所述参...

【专利技术属性】
技术研发人员:冯新华刘硕于明舜
申请(专利权)人:北京中科昊芯科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1