System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种电源模块错峰延时启动电路制造技术_技高网

一种电源模块错峰延时启动电路制造技术

技术编号:41107368 阅读:3 留言:0更新日期:2024-04-25 14:01
本发明专利技术提供了一种电源模块错峰延时启动电路,其特征在于,其包括光耦隔离模块、使能电路1模块、延时使能电路2模块、DC1模块、DC2模块,所述DC1模块与DC2模块采用并联输入输出的连接方式,所述光耦隔离模块输入端接使能信号;所述使能电路1模块连接电压端VCC1以及光耦隔离模块的输出,输出端接DC1模块的使能脚即EN1脚,以及延时使能电路2模块的输入端;所述延时使能电路2模块连接电压端VCC1以及使能电路1模块的输出,输出端接DC2模块的使能脚即EN2脚。本发明专利技术能够准确的调整延时电路的传输时间,从而至少部分地解决现有技术中存在的触发输入欠压保护以及其他潜在问题。

【技术实现步骤摘要】

本专利技术属于电路设计,尤其涉及电源模块错峰延时启动电路


技术介绍

1、开关电源中常用到两个电源模块并联工作的状态,由于电源模块后端并联有较大电容阵,导致电源模块启动瞬时有大的启动电流,如若输入电源供给功率不足时,母线电压会被瞬时拉低,有可能触发输入欠压保护。为避免出现此情况,需将两个电源模块错峰启动,保证母线电压在安全工作电压范围内。


技术实现思路

1、本专利技术是为解决开关电源中两个dc/dc模块并联工作可能产生较大启动电流而提出的。具体而言,本专利技术提供了一种电源模块错峰延时启动电路,其特征在于,其包括光耦隔离模块、使能电路1模块、延时使能电路2模块、dc1模块、dc2模块,所述dc1模块与dc2模块采用并联输入输出的连接方式,所述光耦隔离模块输入端接使能信号;所述使能电路1模块连接电压端vcc1以及光耦隔离模块的输出,输出端接dc1模块的使能脚即en1脚,以及延时使能电路2模块的输入端;所述延时使能电路2模块连接电压端vcc1以及使能电路1模块的输出,输出端接dc2模块的使能脚即en2脚,

2、在初始状态时,vcc1先给使能电路1模块及延时使能电路2模块供电,两个dc模块不工作;当发出使能信号后,光耦隔离模块开始工作,光耦隔离模块将信号传输给使能电路1模块,使能电路1模块将dc1模块的en1脚电压释放,dc1模块启动;dc1模块的en1脚电平被释放使得延时使能电路2模块开始工作,延时使能电路2模块延时将dc2模块的en2脚电平释放,最终实现两个dc模块错峰启动工作。

3、进一步的是,使能电路1模块在接收到使能信号后,先将dc1模块的en脚拉低,dc1模块无输出;当光耦隔离模块发出信号给使能电路1模块后,使能电路1模块将dc1模块的en脚电压释放,此时dc1模块开始工作。

4、进一步的是,延时使能电路2模块在电压vcc1供电后,先将dc2模块的en脚拉低,dc2模块无输出;当dc1模块的en脚被释放后,en脚电平信号给延时使能电路2模块,延时使能电路2模块将dc2模块的en脚电压释放,此时dc2模块开始工作。

5、进一步的是,两个dc电源模块采用均流控制方式,两个dc电源模块的使能脚高电平,则模块使能输出,低电平则无输出。

6、进一步的是,电源模块en脚内置3.3v~5v高电平。

7、进一步的是,所述光耦隔离模块包括一个隔离用光耦、限流电阻以及滤波电容;所述使能电路1模块包括一个n型三极管及限流电阻;所述延时使能电路2模块包括三个n型三极管,延时用电阻电容。

8、进一步的是,光耦隔离模块包括一个隔离光耦、限流电阻r1以及滤波电容c1,限流电阻r1一端连接使能信号,另一端连接滤波电容c1,滤波电容c1与限流电阻r1串联,中点连接所述隔离光耦,所述隔离光耦的输入端分别连接限流电阻r1和滤波电容c1,输出端连接使能电路1模块。

9、进一步的是,使能电路1模块包括电阻r2,电容c2及n型晶体管q1,其输入端连接隔离光耦模块的输出;电阻r2一端连接电压端vcc1,另一端连接电容c2,电容c2与电阻r2串联,中点连接所述n型晶体管q1,n型晶体管q1的输出连接dc1模块的en1脚以及延时使能电路2模块的输入。

10、进一步的是,所述延时使能电路2模块包括延时电阻r3、r4和r5,延时电容c3及n型晶体管q2、n型晶体管q3和n型晶体管q4,电阻r3一端连接电压端vcc1,另一端连接n型晶体管q2,n型晶体管q2输入端连接n型晶体管q1的输出,输出连接电阻r3,电容c3与电阻r4并联,一端接地,另一端接n型晶体管q2的另一输出和n型晶体管q3的输入,n型晶体管q3输出连接电阻r5和n型晶体管q4的输入,电阻r5一端连接电压端vcc1,另一端连接n型晶体管q3的输出和n型晶体管q4的输入,n型晶体管q4的输出连接dc2模块的en2脚。

11、进一步的是,使能电路1模块在接收到输入使能信号后,dc1模块开始工作;然后经过delaytime后,dc2模块开始工作,延迟时间delaytime通过调整延时电阻r3及延时电容c3进行调节,所述延迟时间delaytime为:

12、delaytime=r3*c3*ln[vcc1/(vcc1-0.7)]。

13、本专利技术提供了一种电源模块错峰延时启动电路,其能够准确的调整延时电路的传输时间,从而至少部分地解决现有技术中存在的触发输入欠压保护以及其他潜在问题。

本文档来自技高网...

【技术保护点】

1.一种电源模块错峰延时启动电路,其特征在于,其包括光耦隔离模块、使能电路1模块、延时使能电路2模块、DC1模块、DC2模块,所述DC1模块与DC2模块采用并联输入输出的连接方式,所述光耦隔离模块输入端接使能信号;所述使能电路1模块连接电压端VCC1以及光耦隔离模块的输出,输出端接DC1模块的使能脚即EN1脚,以及延时使能电路2模块的输入端;所述延时使能电路2模块连接电压端VCC1以及使能电路1模块的输出,输出端接DC2模块的使能脚即EN2脚,

2.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,使能电路1模块在接收到使能信号后,先将DC1模块的EN脚拉低,DC1模块无输出;当光耦隔离模块发出信号给使能电路1模块后,使能电路1模块将DC1模块的EN脚电压释放,此时DC1模块开始工作。

3.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,延时使能电路2模块在电压VCC1供电后,先将DC2模块的EN脚拉低,DC2模块无输出;当DC1模块的EN脚被释放后,EN脚电平信号给延时使能电路2模块,延时使能电路2模块将DC2模块的EN脚电压释放,此时DC2模块开始工作。

4.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,两个DC电源模块采用均流控制方式,两个DC电源模块的使能脚高电平,则模块使能输出,低电平则无输出。

5.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,电源模块EN脚内置3.3V~5V高电平。

6.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,所述光耦隔离模块包括一个隔离用光耦、限流电阻以及滤波电容;所述使能电路1模块包括一个N型三极管及限流电阻;所述延时使能电路2模块包括三个N型三极管,延时用电阻电容。

7.根据权利要求6所述所述的电源模块错峰延时启动电路,其特征在于,光耦隔离模块包括一个隔离光耦、限流电阻R1以及滤波电容C1,限流电阻R1一端连接使能信号,另一端连接滤波电容C1,滤波电容C1与限流电阻R1串联,中点连接所述隔离光耦,所述隔离光耦的输入端分别连接限流电阻R1和滤波电容C1,输出端连接使能电路1模块。

8.根据权利要求7所述所述的电源模块错峰延时启动电路,其特征在于,使能电路1模块包括电阻R2,电容C2及N型晶体管Q1,其输入端连接隔离光耦模块的输出;电阻R2一端连接电压端VCC1,另一端连接电容C2,电容C2与电阻R2串联,中点连接所述N型晶体管Q1,N型晶体管Q1的输出连接DC1模块的EN1脚以及延时使能电路2模块的输入。

9.根据权利要求7所述所述的电源模块错峰延时启动电路,其特征在于,所述延时使能电路2模块包括延时电阻R3、R4和R5,延时电容C3及N型晶体管Q2、N型晶体管Q3和N型晶体管Q4,电阻R3一端连接电压端VCC1,另一端连接N型晶体管Q2,N型晶体管Q2输入端连接N型晶体管Q1的输出,输出连接电阻R3,电容C3与电阻R4并联,一端接地,另一端接N型晶体管Q2的另一输出和N型晶体管Q3的输入,N型晶体管Q3输出连接电阻R5和N型晶体管Q4的输入,电阻R5一端连接电压端VCC1,另一端连接N型晶体管Q3的输出和N型晶体管Q4的输入,N型晶体管Q4的输出连接DC2模块的EN2脚。

10.根据权利要求9所述的电源模块错峰延时启动电路,其特征在于,使能电路1模块在接收到输入使能信号后,DC1模块开始工作;然后经过delaytime后,DC2模块开始工作,延迟时间delaytime通过调整延时电阻R3及延时电容C3进行调节,所述延迟时间delaytime为:

...

【技术特征摘要】

1.一种电源模块错峰延时启动电路,其特征在于,其包括光耦隔离模块、使能电路1模块、延时使能电路2模块、dc1模块、dc2模块,所述dc1模块与dc2模块采用并联输入输出的连接方式,所述光耦隔离模块输入端接使能信号;所述使能电路1模块连接电压端vcc1以及光耦隔离模块的输出,输出端接dc1模块的使能脚即en1脚,以及延时使能电路2模块的输入端;所述延时使能电路2模块连接电压端vcc1以及使能电路1模块的输出,输出端接dc2模块的使能脚即en2脚,

2.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,使能电路1模块在接收到使能信号后,先将dc1模块的en脚拉低,dc1模块无输出;当光耦隔离模块发出信号给使能电路1模块后,使能电路1模块将dc1模块的en脚电压释放,此时dc1模块开始工作。

3.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,延时使能电路2模块在电压vcc1供电后,先将dc2模块的en脚拉低,dc2模块无输出;当dc1模块的en脚被释放后,en脚电平信号给延时使能电路2模块,延时使能电路2模块将dc2模块的en脚电压释放,此时dc2模块开始工作。

4.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,两个dc电源模块采用均流控制方式,两个dc电源模块的使能脚高电平,则模块使能输出,低电平则无输出。

5.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,电源模块en脚内置3.3v~5v高电平。

6.根据权利要求1所述所述的电源模块错峰延时启动电路,其特征在于,所述光耦隔离模块包括一个隔离用光耦、限流电阻以及滤波电容;所述使能电路1模块包括一个n型三极管及限流电阻;所述延时使能电路2模块包括三个n型三极管,延时用电阻电...

【专利技术属性】
技术研发人员:慕振博沈昂蔡婧璐赵洋段永辉李脉
申请(专利权)人:上海空间电源研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1