当前位置: 首页 > 专利查询>浙江大学专利>正文

一种伪栅阵列DEMOS器件及其制作方法技术

技术编号:40966659 阅读:19 留言:0更新日期:2024-04-18 20:47
本发明专利技术公开了一种伪栅阵列DEMOS器件及其制作方法。本发明专利技术中的伪栅阵列DEMOS器件包括硅衬底、阱区、源区、漏区、漂移区、伪栅阵列结构和栅极结构;在硅衬底上设有阱区和漂移区;所述栅极结构覆盖部分阱区和部分漂移区;所述源区与所述栅极结构的第一侧自对准;所述伪栅阵列结构由多个伪栅结构组成,且均位于所述漂移区上方,用于调漂移区的电场;所述漏区与远离所述栅极结构的伪栅结构的第二侧自对准。本发明专利技术设计了伪栅阵列DEMOS器件,该器件通过在漂移区上方增加伪栅阵列,并给予伪栅不同的偏置电压,可以有效调控器件漂移区处的电场,降低栅极与漂移区交界处的尖峰电场,大幅提升器件击穿电压和可靠性。

【技术实现步骤摘要】

本专利技术涉及半导体集成电路,具体是一种伪栅阵列demos器件及其制作方法。


技术介绍

1、demos(drain extended metal oxide semiconductor,漏极延伸金属氧化物半导体)是一种高压mos器件,其具有较高的击穿电压和较低的导通电阻,通常在bcd工艺中用作高压大功率模块。

2、如图1所示,以n型器件为例,demos通常包含:

3、硅衬底,其由p型外延衬底100组成,在所述硅衬底表面形成浅沟槽隔离氧化物101a、101b和101c,由所述浅沟槽隔离氧化物隔离出demos器件有源区。

4、阱区,其由p型阱102组成。

5、漂移区,其由n型漂移区103组成。

6、栅极结构,栅极结构106由栅极氧化层、栅极多晶硅层和氮化硅侧墙组成,所述栅极结构覆盖部分p型阱102和部分n型漂移区103。

7、体区,其由p型阱102表面的p型重掺杂区104组成;

8、源区,其由p型阱102表面的n型重掺杂区105a组成,所述源区与所述栅极结构的第一侧自对准;...

【技术保护点】

1.一种伪栅阵列DEMOS器件,其特征在于:包括硅衬底、阱区、源区、漏区、漂移区、伪栅阵列结构和栅极结构;

2.根据权利要求1所述的一种高频DEMOS器件,其特征在于:每个所述的伪栅结构均包括栅极氧化层、栅极多晶硅层和氮化硅侧墙。

3.根据权利要求1或2所述的一种高频DEMOS器件,其特征在于:所述伪栅阵列结构在靠近栅极结构的阵列密度大于远离栅极结构的阵列密度。

4.根据权利要求3中任一项所述的一种高频DEMOS器件,其特征在于:所述的伪栅结构的偏置电压相同,且可调整。

5.一种权利要求1至4中任一项所述的伪栅阵列DEMOS器件的制作方法,...

【技术特征摘要】

1.一种伪栅阵列demos器件,其特征在于:包括硅衬底、阱区、源区、漏区、漂移区、伪栅阵列结构和栅极结构;

2.根据权利要求1所述的一种高频demos器件,其特征在于:每个所述的伪栅结构均包括栅极氧化层、栅极多晶硅层和氮化硅侧墙。

3.根据权利要求1或2所述的一种高频demos器件,其...

【专利技术属性】
技术研发人员:许凯黄霄云吴永玉宋逸贤康平瑞许成刚
申请(专利权)人:浙江大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1