System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种频率综合器及射频通讯电路制造技术_技高网

一种频率综合器及射频通讯电路制造技术

技术编号:40922640 阅读:2 留言:0更新日期:2024-04-18 14:47
本申请公开了一种频率综合器及射频通讯电路,涉及锁相环技术领域,频率综合器包括:鉴频鉴相器、电荷泵、压控振荡器、分频器和复位电路;指示信号有效时指示信号无效时压控振荡器连接电荷泵的输出端进行闭环频率校准;复位电路输出鉴频鉴相器的复位信号和分频器的复位信号;参考频率的上升沿对指示信号进行同步获得鉴频鉴相器的复位信号,参考频率的下降沿对鉴频鉴相器的复位信号进行同步获得分频器的复位信号,鉴频鉴相器的复位信号使鉴频鉴相器的两个输出端均输出0,分频器的复位信号使分频器输出0,由此实现频率综合器的快速锁定。

【技术实现步骤摘要】

本申请涉及锁相环,具体涉及一种频率综合器及射频通讯电路


技术介绍

1、在无线通信中,为了节约成本,收发信号通常共用一个频率综合器(pll,phaselocked loop),需要pll在发送和接收的模式之间切换;另外在切换信道的时候也需要pll的频率进行切换。无论是收发模式的切换还是信道的切换,都需要pll完成一次频率锁定过程,才能输出需要的频率,而且通常pll的锁定时间决定了信道切换的时间。减小pll的锁定时间,不仅是为了满足通信系统的越要越高的要求,而且能减小通信系统收发信号的功耗。

2、但是,现有技术中pll频率锁定时速度较慢,不能满足要求。


技术实现思路

1、有鉴于此,本申请提供一种频率综合器及射频通讯电路,能够实现pll频率的快速锁定。

2、为解决上述问题,本申请提供的技术方案如下:

3、本申请第一方面提供了一种频率综合器,包括:控制电路、鉴频鉴相器、电荷泵、压控振荡器、分频器和复位电路;

4、控制电路的输出端输出指示信号给压控振荡器;

5、鉴频鉴相器的输入端用于连接晶振和分频器的输出端;晶振用于输出参考频率;

6、鉴频鉴相器的输出端连接电荷泵的输入端,电荷泵的输出端连接压控振荡器的输入端,压控振荡器的输出端连接分频器的输入端,压控振荡器的输出端用于输出频率;

7、复位电路的第一输入端和第二输入端分别连接晶振和指示信号;复位电路用于输出鉴频鉴相器的复位信号和分频器的复位信号;

>8、参考频率的上升沿对指示信号进行同步获得鉴频鉴相器的复位信号,参考频率的下降沿对鉴频鉴相器的复位信号进行同步获得分频器的复位信号,鉴频鉴相器的复位信号使鉴频鉴相器的两个输出端均输出0,分频器的复位信号使分频器输出0。

9、在本申请第一方面的一些实现方式中,复位电路包括:第一d触发器、第二d触发器和反相器;

10、第一d触发器的d端连接指示信号,第一d触发器的时钟端连接参考频率,第一d触发器的输出端连接第二d触发器的d端;第一d触发器的输出端输出分频器的复位信号;

11、反相器的输入端连接参考频率,反相器的输出端连接第二d触发器的时钟端,第二d触发器的输出端输出鉴频鉴相器的复位信号。

12、在本申请第一方面的一些实现方式中,鉴频鉴相器包括:第三d触发器、第四d触发器、第一或非门和第二或非门;

13、第三d触发器的d端接地,第三d触发器的时钟端连接参考频率,第三d触发器的输出端作为鉴频鉴相器的第一输出端;第三d触发器的输出补端连接第一或非门的第一输入端;

14、第四d触发器的d端接地,第三d触发器的时钟端连接分频器的输出端,第四d触发器的输出端作为鉴频鉴相器的第二输出端;第四d触发器的输出补端连接第一或非门的第二输入端;

15、第一或非门的输出端连接第二或非门的第一输入端,第二或非门的第二输入端连接鉴频鉴相器的复位信号,第二或非门的输出端连接第三d触发器的复位端和第四d触发器的复位端。

16、在本申请第一方面的一些实现方式中,鉴频鉴相器还包括:延时电路;

17、延时电路连接在第一或非门的输出端和第二或非门的第一输入端之间。在本申请第一方面的一些实现方式中,分频器包括多模分频器mmd;

18、mmd中的每个子单元包括复位端,每个子单元的复位端均连接分频器的复位信号。

19、在本申请第一方面的一些实现方式中,控制电路包括控制器和自动频率校准电路;

20、控制器的输入端连接晶振,自动频率校准电路的输入端连接压控振荡器的输出端;

21、控制器向自动频率校准电路输出计数控制值,自动频率校准电路向控制器输出计数值;

22、控制器,在频率综合器首次开机时,控制自动频率校准电路对压控振荡器进行自动频率校准,并存储校准结果,非首次开机时,利用校准结果对压控振荡器进行自动频率校准。

23、在本申请第一方面的一些实现方式中,控制器,在自动频率校准完毕时输出的指示信号无效,指示信号无效时为0。

24、在本申请第一方面的一些实现方式中,控制器,还用于输出倍频系数给分频器,倍频系数包括整数部分和小数部分;频率综合器输出的频率为参考频率乘以倍频系数。

25、在本申请第一方面的一些实现方式中,滤波电路连接在压控振荡器和电荷泵之间。

26、本申请第二方面提供了一种射频通讯电路,该射频通讯电路包括第一方面所提供的任一频率综合器;

27、频率综合器,用于为射频通讯电路提供工作频率。

28、由此可见,本申请具有如下有益效果:

29、在本申请所提供的技术方案中,频率综合器包括由控制电路、鉴频鉴相器、电荷泵、压控振荡器、分频器以及复位电路。控制电路向压控振荡器输出指示信号,在指示信号有效时基于晶振以及压控振荡器的输出信号对压控振荡器进行自动频率校准,在指示信号无效时连接电荷泵进行闭环频率校准。复位电路的两个输入端分别连接晶振以及指示信号,并基于晶振输出信号以及指示信号生成鉴频鉴相器的复位信号以及分频器的复位信号,该鉴频鉴相器的复位信号使鉴频鉴相器的两个输出端均输出0,该分频器的复位信号使分频器输出0,使分频器以及鉴频鉴相器处于复位状态;鉴频鉴相器的复位信号是指示信号经过参考频率的上升沿同步的信号,分频器的复位信号是鉴频鉴相器的复位信号经过参考频率的下降沿同步的信号,因此自动频率校准结束之后参考频率的第一个上升沿分频器开始工作,在第一个上升沿后的下降沿鉴频鉴相器开始工作,由此保证了鉴频鉴相器输入的两路信号在鉴频鉴相器开始工作时有很小的相位差,从而实现频率综合器的快速锁定。

本文档来自技高网...

【技术保护点】

1.一种频率综合器,其特征在于,包括:控制电路、鉴频鉴相器、电荷泵、压控振荡器、分频器和复位电路;

2.根据权利要求1所述的频率综合器,其特征在于,所述复位电路包括:第一D触发器、第二D触发器和反相器;

3.根据权利要求1所述的频率综合器,其特征在于,所述鉴频鉴相器包括:第三D触发器、第四D触发器、第一或非门和第二或非门;

4.根据权利要求3所述的频率综合器,其特征在于,所述鉴频鉴相器还包括:延时电路;

5.根据权利要求1-4任一项所述的频率综合器,其特征在于,所述分频器包括多模分频器MMD;

6.根据权利要求5所述的频率综合器,其特征在于,所述控制电路包括控制器和自动频率校准电路;

7.根据权利要求6所述的频率综合器,其特征在于,所述控制器,在自动频率校准完毕时输出的所述指示信号无效,所述指示信号无效时为0。

8.根据权利要求6所述的频率综合器,其特征在于,所述控制器,还用于输出倍频系数给所述分频器,所述倍频系数包括整数部分和小数部分;所述频率综合器输出的频率为所述参考频率乘以所述倍频系数。p>

9.根据权利要求6所述的频率综合器,其特征在于,

10.一种射频通讯电路,其特征在于,包括权利要求1-9任一项所述的频率综合器;

...

【技术特征摘要】

1.一种频率综合器,其特征在于,包括:控制电路、鉴频鉴相器、电荷泵、压控振荡器、分频器和复位电路;

2.根据权利要求1所述的频率综合器,其特征在于,所述复位电路包括:第一d触发器、第二d触发器和反相器;

3.根据权利要求1所述的频率综合器,其特征在于,所述鉴频鉴相器包括:第三d触发器、第四d触发器、第一或非门和第二或非门;

4.根据权利要求3所述的频率综合器,其特征在于,所述鉴频鉴相器还包括:延时电路;

5.根据权利要求1-4任一项所述的频率综合器,其特征在于,所述分频器包括多模分频器mmd;

6.根据权利...

【专利技术属性】
技术研发人员:韩世英张旻琦任然刘伟邵智勇王智国
申请(专利权)人:安徽聆思智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1