System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种基于级联变压器的低噪声放大器制造技术_技高网

一种基于级联变压器的低噪声放大器制造技术

技术编号:40798124 阅读:2 留言:0更新日期:2024-03-28 19:25
本发明专利技术公开了一种基于级联变压器的低噪声放大器,涉及射频放大器和接收机技术领域,解决了由于共源共栅管结构而导致低噪声放大器噪声系数较大的技术问题,其技术方案要点是变压器第一输入端与第一放大管的漏极输出端相连,级联变压器的第二输入端与第二放大管的源极输入端相连,同时第一放大管的漏极输出端通过电容耦合到第二放大管的栅极输入端,变压器的中间节点通过电容连接到地。在供电电压和偏置电流保持不变的前提下,通过降低共源共栅管的噪声贡献,从而降低整个低噪声放大器的噪声系数,提高输出信号质量。

【技术实现步骤摘要】

本申请涉及射频放大器和接收机,尤其涉及一种基于级联变压器的低噪声放大器


技术介绍

1、在接收机系统中,低噪声放大器的噪声系数和系统灵敏度直接相关,低噪声系数可以实现更好的灵敏度,从而提高接收机系统的通信距离。对于传统的共源共栅(cascode)型低噪声放大器,随着其工作频率的升高,尤其到了毫米波频段,由于受到寄生电容的影响,其噪声性能会下降,噪声系数会恶化。因此,如何在射频和毫米波频段实现低噪声系数的低噪声放大器,从而实现更好的接收机系统灵敏度,成为了该领域亟待解决的问题。

2、传统的低噪声放大器电路结构如图1所示,其一般为共源共栅结构,该结构有利于提高输出与输入之间的隔离度,其电感l22为负反馈电感,它与电感l21和nmos管的栅源寄生电容共同完成输入阻抗匹配,电感l23与电容c21、c22共同组成了输出阻抗匹配电路,用于和输出负载进行匹配,在供电电压和偏置电流保持不变的前提下,由于共源共栅管的噪声贡献,会增大整个低噪声放大器的噪声系数,从而影响输出信号的质量。


技术实现思路

1、本申请提供了一种基于级联变压器的低噪声放大器,其技术目的是降低整个低噪声放大器的噪声系数。

2、本申请的上述技术目的是通过以下技术方案得以实现的:

3、一种基于级联变压器的低噪声放大器,包括信号输入端、信号输出端、第一放大管、第二放大管、级联变压器、输出阻抗匹配电路、第一电容、第二电容和第一电阻,所述级联变压器包括第一输入端、第二输入端和第一输出端;所述输出阻抗匹配电路包括阻抗;信号输入端与第一放大管的栅极连接,第一放大管的源极接地,第一放大管的漏极与第一电容的一端和级联变压器的第一输入端均连接;第一电容的另一端与第一电阻的一端和第二放大管的栅极均连接;第一电阻的另一端与电源电压和阻抗的一端均连接;阻抗的另一端与第二放大管的漏极和信号输出端均连接;第二电容的一端与级联变压器的第一输出端连接、另一端接地;第二放大管的源级与级联变压器的第二输入端连接,第二放大管的漏极与电源电压和信号输出端均连接。

4、进一步地,所述输出阻抗匹配电路的阻抗包括第一电感、第三电容和第四电容;第一电感与第三电容并联,第一电感的一端与第一电阻以及电源电压均连接,第一电感的另一端与第二放大管的漏级和第四电容均连接;第四电容的一端与第二放大管的漏级和第一电感均连接,另一端与信号输出端连接。

5、进一步地,所述低噪声放大器还包括第二电感,信号输入端通过第二电感与第一放大管的栅极连接。

6、进一步地,所述低噪声放大器还包括第三电感,第一放大管的源级通过第三电感接地。

7、进一步地,所述第一放大管和所述第二放大管均为nmos管。

8、本申请的有益效果在于:本申请所述的基于级联变压器的低噪声放大器利用变压器的级间互连,级联变压器的第一输入端与第一放大管的漏极输出端相连,级联变压器的第二输入端与第二放大管的源极输入端相连,同时第一放大管的漏极输出端通过电容耦合到第二放大管的栅极输入端,级联变压器的中间节点(输出端)通过电容连接到地。在供电电压和偏置电流保持不变的前提下,通过降低共源共栅管的噪声贡献,从而降低整个低噪声放大器的噪声系数,提高输出信号的质量。

本文档来自技高网...

【技术保护点】

1.一种基于级联变压器的低噪声放大器,其特征在于,包括信号输入端、信号输出端、第一放大管、第二放大管、级联变压器、输出阻抗匹配电路、第一电容、第二电容和第一电阻,所述级联变压器包括第一输入端、第二输入端和第一输出端;所述输出阻抗匹配电路包括阻抗;信号输入端与第一放大管的栅极连接,第一放大管的源极接地,第一放大管的漏极与第一电容的一端和级联变压器的第一输入端均连接;第一电容的另一端与第一电阻的一端和第二放大管的栅极均连接;第一电阻的另一端与电源电压和阻抗的一端均连接;阻抗的另一端与第二放大管的漏极和信号输出端均连接;第二电容的一端与级联变压器的第一输出端连接、另一端接地;第二放大管的源级与级联变压器的第二输入端连接,第二放大管的漏极与电源电压和信号输出端均连接。

2.如权利要求1所述的低噪声放大器,其特征在于,所述输出阻抗匹配电路的阻抗包括第一电感、第三电容和第四电容;第一电感与第三电容并联,第一电感的一端与第一电阻以及电源电压均连接,第一电感的另一端与第二放大管的漏级和第四电容均连接;第四电容的一端与第二放大管的漏级和第一电感均连接,另一端与信号输出端连接。

<p>3.如权利要求1或2所述的低噪声放大器,其特征在于,所述低噪声放大器还包括第二电感,信号输入端通过第二电感与第一放大管的栅极连接。

4.如权利要求1或2所述的低噪声放大器,其特征在于,所述低噪声放大器还包括第三电感,第一放大管的源级通过第三电感接地。

5.如权利要求1所述的低噪声放大器,其特征在于,所述第一放大管和所述第二放大管均为NMOS管。

...

【技术特征摘要】

1.一种基于级联变压器的低噪声放大器,其特征在于,包括信号输入端、信号输出端、第一放大管、第二放大管、级联变压器、输出阻抗匹配电路、第一电容、第二电容和第一电阻,所述级联变压器包括第一输入端、第二输入端和第一输出端;所述输出阻抗匹配电路包括阻抗;信号输入端与第一放大管的栅极连接,第一放大管的源极接地,第一放大管的漏极与第一电容的一端和级联变压器的第一输入端均连接;第一电容的另一端与第一电阻的一端和第二放大管的栅极均连接;第一电阻的另一端与电源电压和阻抗的一端均连接;阻抗的另一端与第二放大管的漏极和信号输出端均连接;第二电容的一端与级联变压器的第一输出端连接、另一端接地;第二放大管的源级与级联变压器的第二输入端连接,第二放大管的漏极与电源电压和信号输出端均连接。

2...

【专利技术属性】
技术研发人员:陈琪罗为毛银伟周济明
申请(专利权)人:圭步微电子南京有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1