System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 二乘二取二系统在单网状态下的主备表决方法及装置制造方法及图纸_技高网

二乘二取二系统在单网状态下的主备表决方法及装置制造方法及图纸

技术编号:40706106 阅读:6 留言:0更新日期:2024-03-22 11:06
本发明专利技术提供一种二乘二取二系统在单网状态下的主备表决方法及装置,该方法应用于二乘二取二系统中的第一执行主机,包括:第一执行主机的两个CPU分别向第二执行主机的两个CPU发送主备表决请求信息;在确定第一执行主机的两个CPU中仅有一个CPU接收到第二执行主机发送的主备表决响应信息的情况下,基于主备表决响应信息,以及第一执行主机的两个CPU之间的通信,进行主备表决。本发明专利技术提供的二乘二取二系统在单网状态下的主备表决方法及装置,在单网状态下,可以通过发起主备表决请求的执行主机的两个CPU之间的通信进行主备表决,从而实现了在单网状态下的主备表决,提高了二乘二取二系统的安全性。

【技术实现步骤摘要】

本专利技术涉及轨道交通,尤其涉及一种二乘二取二系统在单网状态下的主备表决方法及装置


技术介绍

1、现有的基于二乘二取二平台软件板卡的主备表决方案,只能支持双网表决,即每个网络都存在的情况下才能进行正常的主备表决,从而进入周期运行状态,即如果发生单网断开或者失效的情况下,双系板卡无法正常启动,只能通过第三方校验的方式启动一系,而无法双系均启动。


技术实现思路

1、针对现有技术存在的问题,本专利技术提供一种二乘二取二系统在单网状态下的主备表决方法及装置。

2、第一方面,本专利技术提供一种二乘二取二系统在单网状态下的主备表决方法,应用于所述二乘二取二系统中的第一执行主机,包括:

3、所述第一执行主机的两个cpu分别向所述二乘二取二系统中的第二执行主机的两个cpu发送主备表决请求信息;

4、在确定所述第一执行主机的两个cpu中仅有一个cpu接收到所述第二执行主机发送的主备表决响应信息的情况下,基于所述主备表决响应信息,以及所述第一执行主机的两个cpu之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决。

5、可选地,所述基于所述主备表决响应信息,以及所述第一执行主机的两个cpu之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决,包括:

6、第一cpu将接收到的所述主备表决响应信息发送至第二cpu;

7、所述第一cpu和所述第二cpu分别对所述主备表决响应信息进行完整性验证;

8、在所述第一cpu和所述第二cpu均确认所述主备表决响应信息验证通过的情况下,所述第一cpu和所述第二cpu分别从所述主备表决响应信息中获取第一响应信息和第二响应信息,并进行所述第一执行主机和所述第二执行主机的主备表决;

9、其中,所述第一cpu为所述第一执行主机中接收到所述第二执行主机发送的主备表决响应信息的cpu,所述第二cpu为所述第一执行主机中未接收到所述第二执行主机发送的主备表决响应信息的cpu,所述第一响应信息由所述第一cpu对应的所述第二执行主机中的cpu生成,所述第二响应信息由所述第二cpu对应的所述第二执行主机中的cpu生成。

10、可选地,所述第一执行主机的两个cpu分别向第二执行主机的两个cpu发送主备表决请求信息,包括:

11、所述第一执行主机的两个cpu分别生成第一请求信息和第二请求信息;

12、所述第一执行主机的两个cpu之间进行信息交互,使得所述第一执行主机的两个cpu均存储有所述第一请求信息和所述第二请求信息;

13、所述第一执行主机的两个cpu均基于所述第一请求信息和所述第二请求信息确定所述主备表决请求信息,并分别向所述第二执行主机的两个cpu发送所述主备表决请求信息。

14、第二方面,本专利技术提供一种二乘二取二系统在单网状态下的主备表决方法,应用于所述二乘二取二系统中的第二执行主机,包括:

15、在确定所述第二执行主机的两个cpu中仅有一个cpu接收到所述二乘二取二系统中的第一执行主机发送的主备表决请求信息的情况下,基于所述主备表决请求信息,以及所述第二执行主机的两个cpu之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决。

16、可选地,所述基于所述主备表决请求信息,以及所述第二执行主机的两个cpu之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决,包括:

17、第三cpu将接收到的所述主备表决请求信息发送至第四cpu;

18、所述第三cpu和所述第四cpu分别对所述主备表决请求信息进行完整性验证;

19、在所述第三cpu和所述第四cpu均确认所述主备表决请求信息验证通过的情况下,所述第三cpu和所述第四cpu分别从所述主备表决请求信息中获取第一请求信息和第二请求信息,并进行所述第一执行主机和所述第二执行主机的主备表决;

20、其中,所述第三cpu为所述第二执行主机中接收到所述第一执行主机发送的主备表决请求信息的cpu,所述第四cpu为所述第二执行主机中未接收到所述第一执行主机发送的主备表决请求信息的cpu,所述第一请求信息由所述第三cpu对应的所述第一执行主机中的cpu生成,所述第二请求信息由所述第四cpu对应的所述第一执行主机中的cpu生成。

21、可选地,所述方法还包括:

22、在进行所述第一执行主机和所述第二执行主机的主备表决之后,所述第二执行主机的两个cpu分别生成第一响应信息和第二响应信息;

23、所述第二执行主机的两个cpu之间进行信息交互,使得所述第二执行主机的两个cpu均存储有所述第一响应信息和所述第二响应信息;

24、所述第二执行主机的两个cpu均基于所述第一响应信息和所述第二响应信息确定所述主备表决响应信息,并分别向所述第一执行主机的两个cpu发送所述主备表决响应信息。

25、第三方面,本专利技术还提供一种二乘二取二系统在单网状态下的主备表决装置,应用于所述二乘二取二系统中的第一执行主机,包括:

26、发送模块,用于所述第一执行主机的两个cpu分别向所述二乘二取二系统中的第二执行主机的两个cpu发送主备表决请求信息;

27、第一表决模块,用于在确定所述第一执行主机的两个cpu中仅有一个cpu接收到所述第二执行主机发送的主备表决响应信息的情况下,基于所述主备表决响应信息,以及所述第一执行主机的两个cpu之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决。

28、第四方面,本专利技术还提供一种二乘二取二系统在单网状态下的主备表决装置,应用于所述二乘二取二系统中的第二执行主机,包括:

29、第二表决模块,用于在确定所述第二执行主机的两个cpu中仅有一个cpu接收到所述二乘二取二系统中的第一执行主机发送的主备表决请求信息的情况下,基于所述主备表决请求信息,以及所述第二执行主机的两个cpu之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决。

30、第五方面,本专利技术还提供一种二乘二取二系统中的第一执行主机,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现如上所述第一方面所述的二乘二取二系统在单网状态下的主备表决方法。

31、第六方面,本专利技术还提供一种二乘二取二系统中的第二执行主机,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现如上所述第二方面所述的二乘二取二系统在单网状态下的主备表决方法。

32、第七方面,本专利技术还提供一种非暂态计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现如上所述第一方面所述的二乘二取二系统在单网状态下的主备表决方法,或实现如上所述第二方面所述的二乘二取二系统在单网状态下的主备表决方法。

33、本专利技术提供的二乘二取二系统在单网状态下的主备表决方法及本文档来自技高网...

【技术保护点】

1.一种二乘二取二系统在单网状态下的主备表决方法,其特征在于,应用于所述二乘二取二系统中的第一执行主机,包括:

2.根据权利要求1所述的二乘二取二系统在单网状态下的主备表决方法,其特征在于,所述基于所述主备表决响应信息,以及所述第一执行主机的两个CPU之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决,包括:

3.根据权利要求1所述的二乘二取二系统在单网状态下的主备表决方法,其特征在于,所述第一执行主机的两个CPU分别向第二执行主机的两个CPU发送主备表决请求信息,包括:

4.一种二乘二取二系统在单网状态下的主备表决方法,其特征在于,应用于所述二乘二取二系统中的第二执行主机,包括:

5.根据权利要求4所述的二乘二取二系统在单网状态下的主备表决方法,其特征在于,所述基于所述主备表决请求信息,以及所述第二执行主机的两个CPU之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决,包括:

6.根据权利要求4或5所述的二乘二取二系统在单网状态下的主备表决方法,其特征在于,所述方法还包括:

7.一种二乘二取二系统在单网状态下的主备表决装置,其特征在于,应用于所述二乘二取二系统中的第一执行主机,包括:

8.一种二乘二取二系统在单网状态下的主备表决装置,其特征在于,应用于所述二乘二取二系统中的第二执行主机,包括:

9.一种二乘二取二系统中的第一执行主机,包括存储器、处理器及存储在所述存储器上并在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时实现如权利要求1至3任一项所述二乘二取二系统在单网状态下的主备表决方法。

10.一种二乘二取二系统中的第二执行主机,包括存储器、处理器及存储在所述存储器上并在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时实现如权利要求4至6任一项所述二乘二取二系统在单网状态下的主备表决方法。

...

【技术特征摘要】

1.一种二乘二取二系统在单网状态下的主备表决方法,其特征在于,应用于所述二乘二取二系统中的第一执行主机,包括:

2.根据权利要求1所述的二乘二取二系统在单网状态下的主备表决方法,其特征在于,所述基于所述主备表决响应信息,以及所述第一执行主机的两个cpu之间的通信,进行所述第一执行主机和所述第二执行主机的主备表决,包括:

3.根据权利要求1所述的二乘二取二系统在单网状态下的主备表决方法,其特征在于,所述第一执行主机的两个cpu分别向第二执行主机的两个cpu发送主备表决请求信息,包括:

4.一种二乘二取二系统在单网状态下的主备表决方法,其特征在于,应用于所述二乘二取二系统中的第二执行主机,包括:

5.根据权利要求4所述的二乘二取二系统在单网状态下的主备表决方法,其特征在于,所述基于所述主备表决请求信息,以及所述第二执行主机的两个cpu之间的通信,进行所述第一执行主机和所述第二执行主机的主备...

【专利技术属性】
技术研发人员:刁洪磊张世强
申请(专利权)人:交控科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1